采用DAC芯片AD9248和CY7C09449的PCI高速数据采集方案
时间:07-02
来源:互联网
点击:
的内存空间了。 FPGA在每传送给CY7C09449一块2k双字的数据后就通过CY7C09449的引脚IRQ_IN向主机发送中断请求。在主机的中断服务程序中用m_Me-morjPhyPhysicalAddress设置CY7C09449的DMA3E机物理基地址寄存器,然后设置DMA局部基地址寄存器、DMA长度寄存器来配置数据传输的源地址地址和数据长度,然后再写CY7C09449的DMA控制寄存器来启动DMA传输。在所有数据块传输完毕,主机中断服务程序发送给应用程序一个消息,这时应用程序就可以通过UserSpaceAddress访问接收到的数据了。 5 结论 在高速数据采集卡的设计中FPGA对局部总线的控制逻辑由于采用了同步数据传输控制方式使得局部总线的最高传输速度可达200Mb/s。在 WindowsXP下的驱动程序设计使用了DMA数据传输方式,提高了数据存储速度。高速数据采集卡可以达到80Mb/s的数据采集速度,设备运行稳定,达到了设计要求。
高速 数据采集 方案 PCI CY7C09449 DAC 芯片 AD9248 采用 相关文章:
- 3DES算法的FPGA高速实现(06-21)
- 基于DSP和USB的高速数据采集与处理系统设计(05-01)
- 基于DSP的高速便携红外气体分析仪(05-18)
- 嵌入式编程需注意的Cache机制及其原理(05-25)
- 基于DSP的高速数据采集系统设计方案(06-25)
- DSP在无线传感系统中的应用(01-12)