四、验证功能
1、555振荡器输出波形与秒计数单元逻辑功能输出波形:
五、总结报告(1)本电路采用555定时器及电阻、电容组成多谐振荡器为74LS160提供时钟信号。(2)由74LS00两个与非门组成RS触发器,以及两个74LS00、C3、R17组成单稳态电路。(3)利用74LS160作为十分频和加法计数,而U3、U4通过一个与非门进行级联。(4)用两个7447作为译码驱动加到了数码管。通过这次设计,使我加深了对数字电路的理解与应用,巩固了课本上所学的知识,真正实现了学以致用的目的。
数字秒表 分频计数 译码显示 相关文章:
Copyright © 2017-2020 微波EDA网 版权所有
网站地图