微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 嵌入式设计 > PSoC 5LP:带CPLD的可靠ARM嵌入式处理器

PSoC 5LP:带CPLD的可靠ARM嵌入式处理器

时间:10-29 来源:电子产品世界 点击:

PSoC 5LP中的LP是指低功耗,其睡眠模式下功耗约为2µA,休眠模式功耗仅为300nA。PSoC 5LP内置有一个升压调节器,所以它能够直接用一节普通电池或太阳能电池供电,供电电压低至0.5V。PSoC Creator支持组件级电源管理,而大多数PSoC Creator组件可用API单独开启。此外,PSoC的架构能让数字和模拟外设进入睡眠模式,关闭CPU,从而最大化降低功耗。

结论

总之,我们概述了PSoC 5LP如何实现可靠的CPLD-CPU组合体,同时保持其片上系统的特性。无论是从数字还是模拟信号着手设计,PSoC能让设计人员在同样的环境中在同样的芯片上设计可编程逻辑和固件,并实现无缝集成。

利用PSoC在现有解决方案中实现分立逻辑及其它IC可提高可靠性,缩减板级空间,并降低成本。用PSoC Creator描述系统,无论是固件、数字亦或是模拟组件。充分发挥PSoC中100多个虚拟芯片的作用。点击一下按钮,很快您就能设计出一款正是您所需的IC。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top