微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 嵌入式设计 > s3c2440的FCLK、HCLK、PCLK

s3c2440的FCLK、HCLK、PCLK

时间:11-09 来源:互联网 点击:

LK = FCLK/3,当CAMIVN[8]=0

HCLK = FCLK/6,当CAMIVN[8]=1

0

PdivN

[0]

0:PCLK是和HCLK/1相同时钟

1:PCLK是和HCLK/2相同时钟

0

表2-13摄像头时钟分频控制寄存器(CAMdivN)

寄存器名

地址

是否读写

描述

复位默认值

CAMdivN

0x4C000018

R/W

摄像头时钟分频控制寄存器

0x00000000

CAMdivN

描述

初始值

HCLK4_HALF

[9]

HdivN分频因子选择位(当CLKIVN[2:1]位为10b时有效)

0: HCLK=FCLK/4

1: HCLK=FCLK/8

0

HCLK3_HALF

[8]

HdivN分频因子选择位(当CLKIVN[2:1]位为11b时有效)

0: HCLK=FCLK/3

1: HCLK=FCLK/6

0


Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top