高速PCI信号采集卡设计与实现综合实例之:硬件系统实现
时间:06-04
来源:互联网
点击:
VREF一般是1.25V,IADJ×R1可以忽略。假定输入VIN为5V,VOUT为1.5V,那么R1/R2=1/5,而R1一般要求100~150W,那么可以选R1=100W,R2=500W。如果采用了固定电平输出的芯片,只需要把R2焊0W,R1开路即可。
图13.22LDO可调模块应用示意图
高速PCI信号采集卡 PCI9054 PCI总线 LDO可调模块 FPGA 相关文章: