微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 嵌入式设计 > 硬件仿真自动化原型验证平台提高定制设计FPGA式原型板的验证效率

硬件仿真自动化原型验证平台提高定制设计FPGA式原型板的验证效率

时间:06-05 来源:互联网 点击:

为了解决这些问题,我们建议一种SoC验证的新方法,将传统FPGA式原型板转变成桌上型加速器/仿真器。这需要创新的互连技术,能够提供对预制与定制设计板的通用连结;还有特殊化的软件自动化,在工作站上以硬件仿真、协同仿真模式执行,并具备极高的设计能见度。

运用强化上述功能的FPGA式原型板,SoC开发人员可快速验证个别模块 (包括内部与第三方IP模块) 和设计模块是否正常运作,甚至于整个SoC设计的验证。这个新一代原型验证平台可提高FPGA式原型版的投资报酬率及生产力,提供更高验证效率与弹性,并能快速转移到配备最新FPGA技术的原型板。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top