FPGA 的设计软件
时间:06-06
来源:互联网
点击:
FPGA 的设计软件很多 , 具体说来可包含以下软件 :
1. 设计输入( Design Entry ) Summit 公司的 VisualHDL 、 Mentor 公司的 Renoir 、 Aldec 公司的 ActiveHDL 。均支持图文混合的层次化设计。三者都提供 PC 版本, VisualHDL 还有工作站版本。
2. 仿真( Simulation )
仿真包括功能仿真和时序仿真。其中,功能仿真在布局布线之前;时序仿真在布局布线之后。仿真工具有 Mentor 公司的 Modelsim 和 Aldec 公司的 ActiveHDL ,二者同时支持 VHDL 和 Verilog 的仿真。 Cadence 公司也提供仿真工具,对 Verilog 的支持更强。 Modelsim 同时提供 PC 和工作站版本, ActiveHDL 只有 PC 版本。
3. 综合( Synthesis )
综合工具实现从 HDL 语言到 FPGA 或 ASIC 网表的生成。目前有 Synopsys 公司的 FPGA Compiler II 、 Mentor 公司的 Examplar 和 Synplify 公司的 Synplicity 。三者都有 PC 和工作站版本。
4. 布局布线( Place Route )
布局布线采用 FPGA 厂商提供的工具。 Xilinx 有 Foundation Series 和 Alliance Series 两个系列。 Altera 的两个系列是 MaxPlusII 和 Quartus 。
1. 设计输入( Design Entry ) Summit 公司的 VisualHDL 、 Mentor 公司的 Renoir 、 Aldec 公司的 ActiveHDL 。均支持图文混合的层次化设计。三者都提供 PC 版本, VisualHDL 还有工作站版本。
2. 仿真( Simulation )
仿真包括功能仿真和时序仿真。其中,功能仿真在布局布线之前;时序仿真在布局布线之后。仿真工具有 Mentor 公司的 Modelsim 和 Aldec 公司的 ActiveHDL ,二者同时支持 VHDL 和 Verilog 的仿真。 Cadence 公司也提供仿真工具,对 Verilog 的支持更强。 Modelsim 同时提供 PC 和工作站版本, ActiveHDL 只有 PC 版本。
3. 综合( Synthesis )
综合工具实现从 HDL 语言到 FPGA 或 ASIC 网表的生成。目前有 Synopsys 公司的 FPGA Compiler II 、 Mentor 公司的 Examplar 和 Synplify 公司的 Synplicity 。三者都有 PC 和工作站版本。
4. 布局布线( Place Route )
布局布线采用 FPGA 厂商提供的工具。 Xilinx 有 Foundation Series 和 Alliance Series 两个系列。 Altera 的两个系列是 MaxPlusII 和 Quartus 。
- 在采用FPGA设计DSP系统中仿真的重要性 (06-21)
- 基于 DSP Builder的FIR滤波器的设计与实现(06-21)
- 基于FPGA的快速并行FFT及其在空间太阳望远镜图像锁定系统中的应用(06-21)
- 3DES算法的FPGA高速实现(06-21)
- 用FPGA实现FFT算法(06-21)
- FPGA的DSP性能揭秘(06-16)