基于Virtex 系列FPGA的可编程嵌入式信号处理背板的开发设计
时间:06-06
来源:互联网
点击:
过外部40MHz输入时钟,利用VirtexFPGA内部DDL电路产生4路相差90°的80MHz信号,形成320MHz32bit高速计数器,使得时间测量精度达到3ns左右。该设计可用于高精度TOA、PW、RF等参数的测量。
另一个是基于内容可寻址存储器(CAM)的关联比较器。我们在充分分析Xlinx提供的CAM_Core设计的基础上,自行设计了一种基于CAM的可编程关联比较器。该比较器采用中值比较法,可通过控制线控制比较范围,并设计了一种专门对付捷变参数的多值比较逻辑。我们利用XCV200PQ240实现了上述设计,通过测试母板上的UART从控制台微机上接收模拟辐射源数据。测试结果表明,在辐射源参数空间重叠不太严重的情况下,该设计可同时处理80个以上的装定辐射源参数(128bitPDW可包含捷变参数),且能达到较好的分选效果,可见它在侦察信号处理领域的应用前景是非常广阔的。
Virtex系列 现场可编程逻辑门阵列 数字信号处理器 相关文章:
- 利用FPGA现小型声纳的片上系统集成(06-06)
- 数字信号处理器TMS320F241在变频空调中的应用(04-28)
- 用数字信号处理器优化视频编码器(03-11)
- DSP混合编程关键技术研究(04-16)
- 基于DSP的心电监护模块设计(11-30)
- 用DSP实现高功率因数PWM整流器的控制(01-23)