基于CPLD的高速存储设计
时间:12-11
来源:互联网
点击:
可以考虑采用总线技术及流水线方式。而且存储器还可以采用dram、flash、FIFO、双端口RAM甚至硬盘。在实际设计时,要综合考虑各方面因素,从而给出最适合的方案。
5 结束语
采用CPLD作为主控制器,并结合存储器芯片IC61LV2568―8T设计的单片及两片乒乓操作高速存储方案,具有设计电路结构简单,可靠性高,软件较易移植,通用性强等优点。
- 基于DDS的高分辨率信号发生器的实现(11-04)
- 基于CPLD和89S51的多功能信号测量仪(10-04)
- 基于MCU+CPLD的相位差和频率的测量方法研究及实现(01-16)
- 基于单片机和CPLD的数字频率计的设计(01-27)
- 脉冲信号源的CPLD实现方法(02-27)
- CPLD 在线缆快速测试技术中的应用(03-01)