微波EDA网,见证研发工程师的成长!
首页 > 测试测量 > 测试测量技术文库 > 基于CPLD的高速存储设计

基于CPLD的高速存储设计

时间:12-11 来源:互联网 点击:

可以考虑采用总线技术及流水线方式。而且存储器还可以采用dram、flash、FIFO、双端口RAM甚至硬盘。在实际设计时,要综合考虑各方面因素,从而给出最适合的方案。

5 结束语
采用CPLD作为主控制器,并结合存储器芯片IC61LV2568―8T设计的单片及两片乒乓操作高速存储方案,具有设计电路结构简单,可靠性高,软件较易移植,通用性强等优点。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top