微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 电源设计 > UCC3858的设计特点、引脚功能与电气参数

UCC3858的设计特点、引脚功能与电气参数

时间:03-03 来源:互联网 点击:

CAO高电平VCA-=0V,VMOUT=1V,IL=-50μA6.577.5V
CAO低电平VCA-=1V,VMOUT=0V,IL=1mA 0.20.3V
最大输出源极电流 -130-150 μA
电压基准参考
输出电压IREF=0mA,TA=25℃7.3137.57.688V
过热时,UCC38587.2947.57.707V
过热时,UCC2858,UCC18587.2397.57.762V
负载调节率IREF=0mA~2mA 35mV
电网调节率VDD=12V~16V 30 mV
短路电流VREF=0V 3550mA
振荡器
初始精度TA=25℃90100110kHz
电压稳定度VDD=12V~16V  1
总变化电网、温度均变化时80 120kHz
斜坡幅度(pp)振荡器自由振荡时,VAO=5.5V3.33.53.7V
斜坡峰值电压振荡器自由振荡时,VAO=5.5V4.44.64.8V
峰值电流限制
峰值门限电压(VCA-)-VMOUT350450550mV
峰值滞后电压  100200mV
峰值传播延迟时间  1 μs
乘法器
高电网低功耗时IAC=100μA,VCRMS=3.5V,VAOUT=1.25V 1 μA
高电网高功耗时IAC=100μA,VCRMS=3.5V,VAOUT=5.5V 15 μA
低电网低功耗时IAC=20μA,VCRMS=0.75V,VAOUT=1.25V 4 μA
低电网高功耗时IAC=20μA,VCRMS=0.75V,VAOUT=5.5V 64 μA
IAC限制时IAC=20μA,VCRMS=0.4V,VAOUT=5.5V 64 μA
增益常数IAC=100μA,VCRMS=3.5V,VAOUT=5.5V 2.5 1/V
零电流IAC=20μA,VCRMS=0.75V,VAOUT=5.5V 0 μA
IAC=100μA,VCRMS=3.5V,VAOUT=5.5V 0 μA
功耗限制(VCRMS·IMO)IAC=20μA,VCRMS=0.75V,VAOUT=5.5V 45 μW
PWM频率折反
FBL输入电流 -500-100 nA
FBL无输出时  0.5 V
折反最小频率RFBM=100k 2530kHz
折反无效  1.51.75V
栅极驱动器
拉高电阻IOUT=100mA 7 Ω
拉低电阻IOUT=-100mA 3.5 Ω
输出上升时间CLOAD=1nF,RS=10Ω 25 ns
输出下降时间CLOAD=1nF,RS=10Ω 20 ns

它可按f=0.814/RT·CT给出。

FBL(9脚):频率折反电平选择。在频率折反开始时,选择电压误差放大器的输出电平。关闭芯片工作可通过让“FBL”折反电平脚低于05V来实现。

FBM(11脚):最小频率基准值。用一只电阻器接在该脚与VREF端之间,即可在折反模式期间设置最小的频率值。一旦确定了RT和CT的数值,就可用下式来求出RFBM的数值:

RFBM=〔0.857/(CT·fmin)-RT〕

该电阻将把最小折反频率调节到fmin。该脚也合并了一种让折反无效的功能:当负载变化阻滞时,它能使该部分电路快速回复到正常的工作状态。在折反无效模式时,会迫使该脚低于15V,此时集电极开路。

GND(16脚):接地端。所有的电压测量都是相对于地线(零电平)为准。VDD和VREF应选用一只01μF或较大的陶瓷电容器直接对地旁路。另外定时电容器的放电电流也返回该脚,所以由CT接地的引线应尽可能短并走直线。

IAC(1脚):输入交流电流。该脚输入到模拟乘法器的是一个电流信号。乘法器设计的使该电流输入(IIAC)到MOUT(输出端)的失真很小。还需要一些对地旁路的噪声滤波电容(470pF)。

MOUT(3脚):乘法器输出端。模拟乘法器的输出端和电流放大器的同相输入端被一起接到该MOUT脚。因乘法器的输出是电流信号,该脚具有高阻抗输入,所以放大器可构成一个差分放大器以抑制地线噪声。该脚电压也用于实现峰值电流限制。

OUT(15脚):栅极驱动输出端。PWM的输出是一个图腾柱式MOSFET栅极驱动器。建议栅极串联电阻器(最小5Ω),以防止栅极阻抗与输出驱动器之间的相互影响,它可能引起栅极驱动的极度过冲。

RT(13脚):振荡器的定时电阻器。从RT接地的电阻器用于确定振荡器的放电电流。

SYNC(10脚):振荡器的同步输入端。在DC/DC变换级让PFC同步于一后沿调制器。同步脉冲产生于顺向调节器的正极性输出沿,并施加在该脚。IC内部时钟被复位在该同步输入的上升沿(充电升高时)。

VA玻7脚):电压放大器的反相输入端。通常该脚经一个分压器网络接到Boost变换器的输出端。该脚也是过压比较器的输入,如果该脚的电压超过315V,那么比较器的输出则被终止。

VAO(8脚):电压放大器的输出端。跨导放大器的输出可调节输出电压。电压放大器的输出在IC内部被限制在约6V,以限制功率。它也被用于确定频率折反模式。补偿网络由该脚接地。

VDD(14脚):正极性电源电压。在正常工作时的电压值为13V~17V,它接到一个稳压电源(最小提供20mA)。将VDD直接对地旁路,以便吸收电源电流尖峰,它是在对外部MOSFET栅极电容充电时所需要的。为了防止不恰当的栅极驱动信号,只有当VVDD超过较高的欠压闭锁门限电压并维持高于较低的门限电平,输出器件才能输出信号。

VREF(4脚):基准参考电压端。VREF是一个精密

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top