利用Cadence设计COMS低噪声放大器
时间:07-03
来源:互联网
点击:
图4、图5是完成版图之后,考虑寄生参数的电路后仿真结果。图4是S参数的后仿真结果。由S11,S22的曲线可知,在2.4 GHz的中心频率附近,S11,S22-10 dB。可见,输入、输出电路均有比较好的匹配。图5是噪声系数FN的后仿真结果。图6为电路版图。
与电路的前仿结果相比,后仿真的噪声系数有一定的上升,这说明电路中的寄生参数会使电路的噪声性能恶化。
3 结 语
结合一个具体的低噪声放大器(LNA)设计实例,采用CHRT的0.35μm RFCMOS工艺,在EDA软件IC 5.1设计环境中设计了一个2.4 GHz的低噪声放大器。设计过程中完成了电路原理图仿真、版图设计以及后仿真。实验结果表明该低噪声放大器具有较好的电路性能。结合设计过程,还介绍了如何运用Cadence软件对CMOS低噪声放大器进行电路设计和仿真。
- 利用Cadence设计COMS低噪声放大器(06-11)
- 中芯国际采用Cadence DFM解决方案(09-21)
- 电源及电源管理方案大联盟(02-05)
- 一种低噪声高增益零中频放大器的设计与实现(05-11)
- 检测LDMOS漏端电压判断是否过流方案(08-29)
- 基于Cadence的COMS低噪声放大器设计(02-08)