下变频器件AD6620的原理及设计配置
外部接口寄存器的位长是固定的,按000到lll编址总共八个。其中低5位的5个寄存器是数据寄存器,可用于放入内部某地址的不定长数据。而高两位的两个寄存器是地址寄存器,用于存放将要访问的内部寄存器的目标地址,其中最高位111寄存器又和模式控制寄存器复用,且其最高两位标识为写增长和读增长,具体结构如表2所列。
在写寄存器的过程中,读信号要保持高(失效)。RDY信号是AD6620给出的握手信号,它会在写信号WR有效之后变低,之后,根据目标寄存器的不同,将在写信号有效后最早3个周期内再次升高,以表明写入工作完成。
与写寄存器过程相似,在读寄存器过程中,写信号也要保持高(失效),RDY信号是AD6620给出的握手信号,它会在读信号RD有效之后变低,之后再根据目标寄存器的不同,在读信号有效后3个周期到5个周期内再次升高,以表明写入工作完成。有效数据会在第N+2个时钟周期后稳定的保持在数据总线上。
为了使用FPGA来实现对AD6620的配置,在FPGA配置了一个FIFO以用于存放需要配置的所有寄存器的值。在RDY信号重新处于等待状态时读取该FIFO,可获得下一个目标寄存器的地址和寄存器内的数据。
设计时可用QUARTUS II自带的嵌入式逻辑分析仪SIGNAL-TAP来调试时序,以完成配置,图1所示是一个完整的寄存器写周期的各信号线采样时序波形。
配置成功后的AD6620工作情况如图2所示,从图2中可以看到AD6620的输入数据和AD6620的I,Q两路的数据输出,同时也可以观察到各级同步信号的脉冲波形。
6 结束语
本文对新型ADC器件AD6620使用中的重点和难点问题,也就是AD6620的配置问题,给出了其实现方法,该方法具有一定的参考价值。事实上。该方法中的所有配置均已通过FPGA仿真验证。并在工作过程中按照实际运行情况通过了Signal-TapII测试。
- 12位串行A/D转换器MAX187的应用(10-06)
- 低功耗、3V工作电压、精度0.05% 的A/D变换器(10-09)
- 利用GM6801实现智能快速充电器设计(11-20)
- 稳定低噪声放大器中晶体管工作点的设计方法(下)(11-20)
- 如何使低功耗放大器在便携式产品中提高性能(10-03)
- 12位串行A/D转换器的原理及应用开发(10-09)