计算延时线的最高工作频率
时间:06-23
来源:互联网
点击:
- Delay at maximum tap position在最大延迟抽头位置
- Minimum-input pulse width (t WI_MIN )最小输入脉冲宽度(吨WI_MIN)
- Device used: DS1020-100设备使用:DS1020 - 100
Desired delay: 25ns期望延迟时间:25ns
Minimum pulse width = 25ns + 12ns = 37ns最小脉冲宽度= 25ns的+ 12ns = 37ns
Maximum allowable input frequency = 1/(2 × 37ns) = 18.52MHz最大允许输入频率= 1 /(2 × 37ns)= 18.52MHz - Device used:
DS1020-100 DS1020 - 100 | 8-bit silicon delay line 8位硅延迟线 | 10 ± 2 10 ± 2 | 12 12 | 100% of output delay 100%的输出延迟 | 12 12 | 41.67 41.67 |
DS1020-25 DS1020 - 25 | 8-bit silicon delay line 8位硅延迟线 | 10 ± 2 10 ± 2 | 12 12 | 100% of output delay 100%的输出延迟 | 12 12 | 41.67 41.67 |
DS1021-25 DS1021 - 25 | 8-bit silicon delay line 8位硅延迟线 | 10 ± 2 10 ± 2 | 12 12 | 100% of output delay 100%的输出延迟 | 12 12 | 41.67 41.67 |
DS1023-25 DS1023 - 25 | 8-bit timing element 8位定时元件 | 16.5 16.5 | 22 22 | 20 20 | 20 20 | 25 25 |
DS1023-500 DS1023 - 500 | 8-bit timing element 8位定时元件 | 16.5 16.5 | 22 22 | 50 50 | 50 50 | 10 10 |
DS1045-3 DS1045 - 3 | 4-bit dual delay line 4位双延迟线 | 9 ± 1 9 ± 1 | 10 10 | 100% of output delay 100%的输出延迟 | 10 10 | 50 50 |
Maximum Input Frequency for Nonprogrammable Delay Lines最大输入频率为不可编程延时线
For nonprogrammable delay lines, the specifications to consider are also found in the product data sheet:对于不可编程延时线,规格也考虑在产品数据表中:Table 2 shows some examples of the maximum allowable frequency for various nonprogrammable devices. 表2显示了不同的最高允许的频率不可编程器件的一些例子。
Table 2. 表2。 Maximum Input Frequencies for Nonprogrammable Delay Lines 最大输入频率为不可编程延时线
Part Number零件编号 | Description描述 | Delay at Maximum Tap Position在最大延迟抽头位置 | Maximum Delay at Max Tap Position最大的最大延迟抽头位置 | Minimum Pulse Width, t WI_MIN (ns)最小脉宽,吨WI_MIN(NS)的 | Maximum Input Frequency (MHz)最大输入频率(MHz) | |
DS1110LE-200 DS1110LE - 200 | 3V, 10-tap silicon delay line 3V的,10抽头硅延迟线 | 200 200 | 200 200 | 10% of tap 10 delay 10%的自来水10延误 | 20 20 | 25 25 |
DS1110LE-500 DS1110LE - 500 | 3V, 10-tap silicon delay line 3V的,10抽头硅延迟线 | 500 500 | 500 500 | 10% of tap 10 delay 10%的自来水10延误 | 50 50 | 10 10 |
DS1135-6 DS1135 - 6 | 3-in-1 high-speed silicon delay line 3合1高速硅延迟线 | 6 ± 1 6 ± 1 | 7 7 | 100% of tap delay 100%的节拍延迟 | 7 7 | 71.43 71.43 |
DS1135-30 DS1135 - 30 | 3-in-1 high-speed silicon delay line 3合1高速硅延迟线 | 30 ± 1.5 30 ± 1.5 | 31.5 31.5 | 100% of tap delay 100%的节拍延迟 | 31.5 31.5 | 15.87 15.87 |
Calculating Maximum Frequency for an Application计算应用程序最大频率
For programmable delay lines : if a delay higher than the minimum delay is required, then the minimum pulse width allowable is calculated as:对于可编程延时线 :如果拖延高于最低延迟要求较高,则允许的最小脉冲宽度计算公式为:Minimum Pulse Width = Maximum Step-Zero Delay + Programmed Delay.最小脉冲宽度=最大步零延迟+程序延迟。
The maximum allowable frequency can then be calculated using Equation 1.最大允许的频率可以被计算公式1。
Example for Programmable Delay Lines 示例可编程延时线
模拟电路 模拟芯片 德州仪器 放大器 ADI 模拟电子 相关文章:
- 12位串行A/D转换器MAX187的应用(10-06)
- AGC中频放大器设计(下)(10-07)
- 低功耗、3V工作电压、精度0.05% 的A/D变换器(10-09)
- PIC16C5X单片机睡眠状态的键唤醒方法(11-16)
- 用简化方法对高可用性系统中的电源进行数字化管理(10-02)
- 利用GM6801实现智能快速充电器设计(11-20)