CMOS和TTL集成门电路多余输入端处理方法
时间:07-13
来源:互联网
点击:
引脚即不接高电平,也不接低电平。由于TTL逻辑器件的内部结构,当它输入引脚悬空时,相当于该引脚接了高电平。一般实际运用时,引脚不建议悬空,易受干扰。对于TTL或非门接地处理,对于TTL与非门可以悬空或接高电平。至于COMS不能悬空,那是因为COMS的栅极和衬底是被二氧化硅隔开,它比较脆弱,只能承受几百伏的电压,而静电能达到上千伏,COMS悬空时电压为VDD/2。
4、由于TTL集成电路的低电平驱动能力比高电平驱动能力大得多,所以常用低电平有效OC门输出的七段译码器来驱动。
- 德州仪器高性能模拟运放产品系列介绍集锦(11-13)
- CMOS求和比较器在PWM开关电源控制中的应用(11-27)
- 如何将CMOS LDO应用于便携式产品中(01-15)
- 2.5 Gb/s 0.35μmCMOS光接收机前置放大器设计(01-22)
- 用于下一代移动电话的电源管理划分(08-28)
- 不同电源供电的器件间的桥接(04-27)