微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > MCU和DSP > 系统时钟源的比较选择及高性能PLL的发展趋势

系统时钟源的比较选择及高性能PLL的发展趋势

时间:09-24 来源:互联网 点击:
总结  

本文分析了晶振模块和PLL合成器这两种主要的系统时钟源的特点,并重点阐述了PLL合成器相对于晶振模块的替代优势。此外,本文还结合安森美半导体新近推出的多款PLL时钟器件,探讨了高性能PLL的发展趋势,如扩展的频率范围、更低的相位噪声,以及适合特定应用的更宽的工作温度范围、可配置的多协议支持和更低的功率、更小的封装和更低的EMI。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top