微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 模拟电路设计 > 基于SYS6K的分组语音处理模块的设计

基于SYS6K的分组语音处理模块的设计

时间:10-29 来源:互联网 点击:
3.2宽带数据处理部分

宽带数据交换部分完成对各种接入方式的基本配置、以太网交换和以太网管理等功能。宽带部分结构框图如图2所示。



系统宽带业务丰富,宽带处理功能强大,对PVM而言,由于采用的是主控板上的可选配功能模块设计,考虑到系统接口的一致性,不能提供对外的业务接口,所以只能依赖于AMu上的上行口入网。

4 分组语音处理模块设计

分组语音处理模块是VoIP产品中非常关键的一个部分。VoIP语音专用IC分为语音编解码和封包处理两部份。本文综合SYS6K功能及性能需求,通过对几种可选芯片的情况分析,最终选中了BroADCom的方案。选用Broadcom的CalistoBCMl510与FPGA配合的方案。因为BCMl510单片有190路6711、128路6711+T.38、96路6711+T.38的处理能力,比较适合SYS6K的大容量需求,功耗也较小,且可单片选配和复位,既可基本满足系统满配的容量需求,又给业务容量和类型带来了很好的灵活性,能很方便地实现多规格设计。1510完成语音编解码和数据打包,但由于SPICEBUS属于Broadcom专用协议,需由FPGA充当SPICEBRIDGE,完成桥接功能,再经过Switch芯片送到业务网口。总体结构如图3所示。



5 硬件初始化设计分析

PVM扣板驱动程序主要负责完成硬件初始化,内核加载,完成PVM扣板的驱动,控制PVM扣板完成各种操作。

初始化PVM扣板主要是设置PVM扣板硬件信息,加载内核程序给Calisto。BCMl510。按照初始化流程分为如图4所示的几个部分。



(1)加载PVM扣板上的FPGA,即SPICEBRIDGE。SPICEBRIDGE实现CPU的控制报文与CALISTOBCMl510的CELL之间的转换。只有SPICEBRIDGE正常工作,PVM模块才能进行下一步的工作。

(2)初始化FPGA上的LUT和寄存器。

(3)在CPU上创建一个MUX层网络接口,为CPU与CALISTOBCMl510通信做准备。

(4)对CALIST0BCMl510进行一级加载。一级加载是SPICEBRIDGE自动实现的,驱动程序仅需要将内核文件放到SPICEBRIDGE下的SDRAM中的指定位置,启动SPICEBRIDGE进行一级加载就可以了。

(5)对CalistoBCMl510进行二级加载。二级加载是CPU通过MUX层网络接口,将加载内核传送给CalistoBCMl510完成的。

(6)创建通道。在CalistoBCMl510上预先创建一定数量的通道(一般是480个)。

(7)激活通道。通道在创建完成后,必须进行激活才能够使用。

6 结论

本文完成了可与主控设备相配合的分组语音处理模块PVM的硬件电路设计,并付诸于生产,可应用于多个接入网关和中继网关设备,降低原有分组语音处理模块的成本,增大系统处理容量,经过硬件调测和软硬件联调之后已实际应用在综合接入媒体网关上。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top