微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 模拟电路设计 > ADC信噪比的分析及高速高分辨率ADC电路实现

ADC信噪比的分析及高速高分辨率ADC电路实现

时间:07-05 来源:互联网 点击:



2.1.1 时钟电路

时钟电路的设计主要包括AD6644AST-65采样时钟相位噪声指标的确定以及PECL差分时钟的实现。

ADC电路的孔径抖动有效值σ△tj,包括ADC器件自

2.1.2 ADC输入电路

ADC输入电路多采用运放直流耦合或变压器交流耦合方式,为输入信号提供增益、偏置和缓冲。

由于运放为有源器件,除具有一定的谐波失真外,还存在主要集中在低频段的1/f噪声和较宽频带内的白噪声。这些噪声和谐波失真都降低了运放的信噪比SNR和有效位数ENOB。当运放的SNR不明显优于甚至低于ADC的SNR时,它带来的噪声是不容忽视的,对于高分辨率ADC电路,甚至是不能接受的。而作为无源器件的变压器,一般认为它的噪声和谐波失真是微乎其微、可以忽略的。因此,本电路的输入电路采用变压器交流耦合方式,选用Mini-Circuits公司的变压器T4-6T。

为进行比较,同时也提供运放直流耦合方式,采用ADI公司的低噪运放AD8138。根据AD8138的关参数,计算得到的AD8138输出的总谐波失真和热噪声之和大于1LSB。该指标可能导致无法满足电路热噪声不大于1.50LSB的设计要求,并带来更大的谐波失真。因此可预知,采用AD8138时,ADC电路的有效位数ENOB会比采用变压器时的有效位数ENOB有所下降,甚至达不到设计要求。

2.1.3 ADC输出电路

ADC的模拟输入和数据输出之间存在少量的寄生电容,ADC数据输出线上的噪声会通过这些寄生电容耦合到模拟输入端,导致ADC的SNR和有效位数ENOB下降。为解决这一问题,可在ADC数据输出端接一锁存器。

为减小ADC电源的波动,应尽量降低ADC输出端的负载电容和输出电流。在ADC数据输出端接一锁存器可避免将其直接连在数据总线上,有效限制了其输出端的负载电容;在ADC每一个数据输出端都串联一个电阻,可限制其输出电流。

本电路采用74LC574作为AD6644AST-65的输出数据锁存器,同时每一个数据输出端都串联一个100Ω的电阻。

2.1.4 电源、地和去耦电路

AD6644AST-65的电源抑制比PSRR≈±lmV/V,当外接电源的纹波为峰-峰值100mV时,等效于在AD6644AST-65输入端产生100μV(0.77LSB)大小的噪声,这相对于设计指标而言是不能接受的。为减小外接电源对电路的影响,本电路采用Linear公司的低压差LDO线性稳压器LTl086-5和LTlll7-3.3(两个芯片的PSRR均大于60dB) 对外接稳压电源进行稳压,为AD6644AST-65等模拟电路提供5V电源和3.3V电源。

时钟、ADC的输出信号以及后级数字电路的数字信号的跳变都会引起电源电流的急剧变化,由于印刷电路板的电源线和地线上存在分布电阻、电容和电感,当有变化的电流经过时,其上的压降也随之变化;频率较高时,就表现为电地间的高频杂波。为降低这类杂波干扰,本电路采取以下措施:

· 时钟电路的5V电源,由VCC_5VA串联一磁珠FB得到;
· AD6644AST-65后级数字电路的3.3V电源,由VCC_3.3VA串联一磁珠FB得到;
· 模拟地和数字地分开布线,并在一点用磁珠FB相连;
· ADC的所有电源管脚都就近对地接去耦电容。

磁珠对MHz级以上的信号有较好的吸收作用,能有效降低时钟电源、数字电源对AD6644AST-65模拟电源的影响,以及数字地对模拟地的影响。

去耦对于高速高分辨率ADC电路尤为重要。为此,本电路采用0.01μF的NPO材料(属低损耗、超稳定的电容材料,电气特性基本上不随温度、电压、时间的变化而变化,自谐振频率较高,适用于高频场合)自0 1206封装的贴片电容和0.1μF的X7R材料(属稳定性电容材料,电气特性随温度、电压、时间变化不明显,适用于中、低频场合)的0805封装的贴片电容并联,有效地滤除电地间较宽频带的杂波。

2.1.5 电路板的布局布线

ADC界于模拟电路和数字电路之间,且通常被划归为模拟电路。为减小数字电路的干扰,应将模拟电路和数字电路分开布局;为减小信号线上的分布电阻、电容和电感,应尽量缩短导线长度和增大导线之间的距离;为减小电源线和地线的阻抗,应尽量增大电源线和地线的宽度,或采用电源平面、地平面。本电路在设计印刷电路板时,都遵循了以上原则。

2.2 电路测试结果

采用信号发生器HP8640B产生0~15MHz的单频正弦信号,经相应带通滤波器滤波(各次谐波均小于-90dBc)后作为本电路的输入信号,滤波后信号在AD6644AST-65输入端幅度为-ldBFs。

AD6644AST-65输出数字信号经74LC574锁存后,存储于逻辑分析仪HPl6702A中。HPl6702A状态分析时钟取自AD6644AST-65的DRY管脚,该信号频率和AD6644AST-65采样时钟频率一致,为40MHz。

通过对逻辑分析仪HPl6702A每次存储的数字信号进行16384点FFT分析,可得到奈奎斯特带宽内总功率PΣ、输入信号功率只以及总谐波失真与噪声功率之和Pn+THD=PΣ-Ps。经计算得到电路的有效位数ENOB=[SINAD(dB)-1.76]/6.02=[Ps (dB)-Pn+THD (dB)-1.76]/6.02。

图3(a)、(b)、(c)为在三种不同测试条件下,AD6644AST-65输出数字信号的FFT分析频谱图和有效位数ENOB。

图3(c)表明,当fin=0.96MHz、AD6644AST-65输入端采用运放AD8138直流耦合时,电路热噪声和谐波失真明显增加,电路的有效位数ENOB约为10.74bit,比图3(a)的ENOB小0.6bit左右。由此可见,有源器件对高速高分辨率ADC电路性能的影响是很大的。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top