软件定义无线电应用的转换器增益和时序误差实时校准
时间:06-20
来源:互联网
点击:
结论
RF采样A/D转换器是下一代软件无线电系统的关键组成。利用时间交织体系结构可以获得非常高的采样率和低功耗,代价是动态范围劣化。从前文中可以看出,在使用带宽之外注入受约束校准信号,使用不太复杂的算法校准增益和时序误差,能够显著提高动态范围。对14/500 Msps原型的测量表明,两个第一Nyquist区的动态范围大约提高了30 dB。只要增益/时序失配误差模型保持有效,这一建议的方法可以用于速度更高的应用。
参考文献
[1] Jiangfeng Wu et al., “A 5.4Gsps 12b 500mW Pipeline ADC in 28nm CMOS”, 2013 Symposium on VLSI Circuits Digest of Technical Papers.
[2] Vogel, C.; Johansson, H., “Time-interleaved analog-to-digital converters: status and future directions,” ISCAS, May 2006.
[3] Laakso, T.I.; Valimaki, V.; Karjalainen, M.; Laine, U.K., “Splitting the unit delay,” Signal Processing Magazine, IEEE , vol.13, no.1, pp.30,60, Jan 1996
[4] IDTDAC1653D数据资料:
http://www.idt.com/document/dst/dac1653d-dac1658d-datasheet
[5] IDTF1241数据资料:http://www.idt.com/document/dst/f1241-datasheet
RF采样A/D转换器是下一代软件无线电系统的关键组成。利用时间交织体系结构可以获得非常高的采样率和低功耗,代价是动态范围劣化。从前文中可以看出,在使用带宽之外注入受约束校准信号,使用不太复杂的算法校准增益和时序误差,能够显著提高动态范围。对14/500 Msps原型的测量表明,两个第一Nyquist区的动态范围大约提高了30 dB。只要增益/时序失配误差模型保持有效,这一建议的方法可以用于速度更高的应用。
参考文献
[1] Jiangfeng Wu et al., “A 5.4Gsps 12b 500mW Pipeline ADC in 28nm CMOS”, 2013 Symposium on VLSI Circuits Digest of Technical Papers.
[2] Vogel, C.; Johansson, H., “Time-interleaved analog-to-digital converters: status and future directions,” ISCAS, May 2006.
[3] Laakso, T.I.; Valimaki, V.; Karjalainen, M.; Laine, U.K., “Splitting the unit delay,” Signal Processing Magazine, IEEE , vol.13, no.1, pp.30,60, Jan 1996
[4] IDTDAC1653D数据资料:
http://www.idt.com/document/dst/dac1653d-dac1658d-datasheet
[5] IDTF1241数据资料:http://www.idt.com/document/dst/f1241-datasheet
IDT 无线电 ADC CMOS 滤波器 LTE FPGA 仿真 DAC 相关文章:
- 华硕电脑高端母板采用 IDT PCI Express 交换解决方案(10-17)
- IDT推出业界每秒10亿次最高搜索性能的20M比特密度搜索加速器(02-26)
- IDT推出每秒10亿次搜索性能的20Mb密度搜索加速器(03-13)
- IDT 推出业界首款可扩展3G 基站优化预处理解决方案(05-21)
- IDT 推出为超级PC音频体验优化的、低功耗、高清音频编解码器(06-12)
- IDT与RMI 强强联手 推出下一代网络解决方案(08-18)