基于DSP Builder的16阶FIR滤波器实现
时间:11-29
来源:互联网
点击:
仿真结果说明,在Modelsim中仿真结果和Simulink里的仿真结果基本一致,该滤波器有较好的滤波效果。可以看出,输入正弦波经过数字化过程以后,能够在Modelsim中还原出模拟波形.符合设计的要求,可以在QLtortusⅡ的环境下进行硬件设计。
3.2.5 滤波器在FPGA上的实现
在QuartusⅡ环境中,打开DSP Builder建立的QuartusⅡ项目文件,在QuartusⅡ中再进行一次仿真,由此可以看到符合要求的时序波形。然后指定器件引脚,并进行编译,最后下载到FPGA器件中,就可以对硬件进行测试,加上clok信号和使能信号,用信号发生器产生所要求的两个不同频率的正弦信号,就可以在示波器上看到滤波后的结果。需要设计不同的滤波器电路是仅修改FIR滤波器模型文件就可以实现,这样不仅避免了繁琐的VHDL语言编程,而且便于进行调整。
4 结 语
在利用FPGA进行数字滤波器开发时,采用DSPBuilder作为设计工具,能加快进度。当然,在实际应用中,受精度、速度和器件选择方面的影响,可能对其转化的VHDL进行进一步的优化。
滤波器 VHDL Verilog DSP FPGA 低通滤波器 Quartus 仿真 EDA 电子 自动化 电路 示波器 信号发生器 相关文章:
- 直放站的指标调试及整体测试(03-02)
- 电源管理的模拟和数字方法(04-22)
- Skyworks开始量产802.11b,g接入点专用BAW滤波器 (04-10)
- 安华高quintplexer模块打造具备同步GPS功能的超小型高性能移动电话(04-22)
- 低压电力线信道噪声特性分析(11-21)
- TRIQUINT最新发布的有线调制解调器专用滤波器可覆盖双倍带宽(02-06)