微波EDA网,见证研发工程师的成长!
首页 > 通信和网络 > 通信网络技术文库 > 锁相环在SDH网络中的应用

锁相环在SDH网络中的应用

时间:08-02 来源:互联网 点击:
4 锁相环在SDH设备中的应用  

由上述分析可知,设备中有两处用到了锁相环,一处是系统同步时钟锁相环,另一处是导出时钟锁相环。  

上半部分的锁相环为SETG,足一个数字锁相环,其中数字LF由CPU软件实现,PD由FPGA实现;PD对由选择器B选择出来的定时基准信号和VCO分频产生的信号进行数字鉴相,经过CPU滤波处理和D/A转换产生一个控制电压,从而对VCO进行频率控制,由此构成一个反馈回路,当定时基准的频率以及抖动漂移性能在一定范围之内时,最终本地VCO能同步到定时基准。框图的下半部分为输出时钟的锁相环,是一个模拟锁相环,不涉及软件的控制,其原理和数字锁相环相同,最终也输出锁定于输入的稳定的时钟信号,为其他SDH设备的时钟输入。  

5 锁相环特性分析  

这种应用的最大特点在于锁相环SETG由CPU软件控制。与模拟环相比,数字环具有参数调节方便,快速锁定,性能稳定等特点。更重要的是,此方案使得SDH设备网元工作的范围更宽更灵活,当同步网中的基准时钟工作正常时,SETG通过锁相环同步于基准时钟,使设备处于网同步状态;当设备中的基准时钟失效,或者时钟传送链路失效时,SETG通过软件保存失效之前的频率信息作为其输入基准而工作,仍然在相当长的时间内保持网络同步,以换回解决故障的时间,此时通过T4锁相环仍然向下一级网元提供时钟信号。即使是最糟糕的情况下,输入基准时钟也丢失了,但是锁相环还有自己的VCO可以工作在自由振荡模式,但是这种模式已经很不稳定了。  

6 结束语  

在实际应用中,这种同步应用方案是很具有参考价值的,它不仅可以用于SDH网络的同步,对于其他数字网络,针对其网络特点,也可以移植过去使用。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top