PCI总线接口芯片CH365及其应用
时间:03-31
来源:互联网
点击:
3 应用
图2给出了CH365的应用框图。这是一块数字量输入输出I/O卡,由于只涉及到了简单的输入输出,因此图l中有些信号未曾使用。CH365的PCI部分的信号直接与PCI总线连接即可;而ISA部分的本地信号中要用到的是:16位地址总线A15一A0,8位数据总线D7一D0.读信号10P RD(低电平有效),写信号IOP_WR(低电平有效1,另外最重要的信号是本地硬件定址信号IOP_HIT(MEM_WR的复用引脚)。其中16位地址总线的A9一A0参与译码,形成本卡的段基址和偏移地址及本地硬件定址信号。本设计中选择D4经下拉电阻接地,即采用引脚63的复用功能,生成本地硬件定址信号,设置工作模式为ISA转PCI;另外Dl接高电平,即采用CH365默认的ID(推荐使用)。
在设计中采用了CPLD芯片,由CPLD对数据进行处理,这样不仅可以提高整个系统的工作速度,而且可以大量的减少通用分立IC的个数,降低PCB布线的难度和减小PCB板的面积,并且可以方便的升级和系统修改,增强了系统的稳定性和抗干扰性。
图2 CH365在I/O板卡设计中的应用
4 结束语
由于PCI总线数据吞吐量大,传输速率高,在微机接口设计中,基于PCI总线的设计成为主流。CH365是一款优秀的PCI总线接口芯片,设计者用它可避免直接面对复杂的PCI总线协议。降低了设计难度,使用户可以集中精力解决具体的应用问题,缩短了开发周期。实践证明,CH365为开发作为总线接口目标设备的产品,特别是对基于ISA总线的接口板向PCI的转换提供了极大的方便。
本文的创新点:在数字采集系统中使用了功能强大的可编程逻辑器件,不仅大大减少了系统中元器件的数量,而且方便了后期的系统升级,只要修改CPLD中的软件部分,就可实现1~16路信号的采集。
作者::陈俊灵,王福源 来源:《微计算机信息》(嵌入式与SOC)2009年第2-2期
图2给出了CH365的应用框图。这是一块数字量输入输出I/O卡,由于只涉及到了简单的输入输出,因此图l中有些信号未曾使用。CH365的PCI部分的信号直接与PCI总线连接即可;而ISA部分的本地信号中要用到的是:16位地址总线A15一A0,8位数据总线D7一D0.读信号10P RD(低电平有效),写信号IOP_WR(低电平有效1,另外最重要的信号是本地硬件定址信号IOP_HIT(MEM_WR的复用引脚)。其中16位地址总线的A9一A0参与译码,形成本卡的段基址和偏移地址及本地硬件定址信号。本设计中选择D4经下拉电阻接地,即采用引脚63的复用功能,生成本地硬件定址信号,设置工作模式为ISA转PCI;另外Dl接高电平,即采用CH365默认的ID(推荐使用)。
在设计中采用了CPLD芯片,由CPLD对数据进行处理,这样不仅可以提高整个系统的工作速度,而且可以大量的减少通用分立IC的个数,降低PCB布线的难度和减小PCB板的面积,并且可以方便的升级和系统修改,增强了系统的稳定性和抗干扰性。
图2 CH365在I/O板卡设计中的应用
4 结束语
由于PCI总线数据吞吐量大,传输速率高,在微机接口设计中,基于PCI总线的设计成为主流。CH365是一款优秀的PCI总线接口芯片,设计者用它可避免直接面对复杂的PCI总线协议。降低了设计难度,使用户可以集中精力解决具体的应用问题,缩短了开发周期。实践证明,CH365为开发作为总线接口目标设备的产品,特别是对基于ISA总线的接口板向PCI的转换提供了极大的方便。
本文的创新点:在数字采集系统中使用了功能强大的可编程逻辑器件,不仅大大减少了系统中元器件的数量,而且方便了后期的系统升级,只要修改CPLD中的软件部分,就可实现1~16路信号的采集。
作者::陈俊灵,王福源 来源:《微计算机信息》(嵌入式与SOC)2009年第2-2期
总线 电路 电流 电阻 CPLD PCB 嵌入式 相关文章:
- 热插拔和缓冲I2C总线 (04-14)
- PCIe总线何时突破Unix服务器坚冰(02-03)
- TMS320VC5402 HPI接口与PCI总线接口设计(04-12)
- 基于Nios II的I2C总线接口的实现(04-09)
- 双口RAM CY7C026在高速数据采集系统中的应用(04-12)
- 计算机在新型多电机同步系统中的应用(07-08)