微波EDA网,见证研发工程师的成长!
首页 > PCB和SI > EDA和PCB设计文库 > 面向有挑战性功能块的时序收敛技术

面向有挑战性功能块的时序收敛技术

时间:10-15 来源:互联网 点击:
    总结

    有挑战性功能块总是需要非同一般的方法才能让其时序回归正常。这些方法虽是利用了现有Magma Talus功能,但并不局限这些功能,对功能及功能的使用都进行进一步扩展。上文中这4种方法是虽然是要耗费些精力,但与后布线阶段的时序修复所需耗费精力相比,还是值得的。  

    图1是一例这种问题。在功能块左上角有个大型宏,它占用了许多布线层,在其周围区域造成了非常高的拥塞情况。图中加亮线是贯穿这个区域的一条路径,中间插入了几个缓冲区。有几点应多加注意:

    1.这条路径是往下走的,因为在大型宏的北面没有足够空间用于缓冲区、没有足够导轨用于布线。
    2.线路中间部分由于高度拥塞布线而呈割阶状态。
    3.很难这个宏旁边找个位置插入新的缓冲区以修复转换和建立违规。
栏目分类

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top