高频pcb干扰问题及解决方案
时间:01-18
来源:网络
点击:
串扰的大小均随负载阻抗的增大而增大,所以应对由串扰引起的干扰敏感的信号线进行适当的端接。
2、尽可能地增大信号线间的距离,可以有效地减少容性串扰。进行接地层管理,在布线之间进行间隔(例如对有源信号线和地线进行隔离,尤其在状态发生跳变的信号线和地之间更要进行间隔)和降低引线电感。
3、在相邻的信号线间插入一根地线也可以有效减小容性串扰,这根地线需要每1/4波长就接入地层。
4、对于感性串扰,应尽量减小环路面积,如果允许的话,消除这个环路。
5、避免信号共用环路。
6、关注信号完整性:设计者要在焊接过程中实现端接来解决信号完整性。采用这种办法的设计者可专注屏蔽用铜箔的微带长度,以便获得信号完整性的良好性能。对于在通信结构中采用密集连接器的系统,设计者可用一块PCB作端接。
- 通过PCB分层堆叠设计控制EMI辐射(04-02)
- PCB设计的ESD(靓电)抑止准则(03-15)
- 如何利用EMIStream来解决板级EMI问题(02-04)
- 开关电源设计中PCB板各环节需要注意的问题(05-16)
- EMI防治技巧与挑战(03-19)
- 用最佳终端匹配策略降低电磁辐射的干扰(02-11)