微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 硬件工程师文库 > op37运算放大器引脚图与op37功放应用案例分析

op37运算放大器引脚图与op37功放应用案例分析

时间:08-19 来源: 点击:

  op37运算放大器产品详情

  op37可提供与OP27一样的高性能,但前者的设计针对增益大于5的电路进行了优化。这一设计变更将压摆率提高到17V/µs,并将增益带宽积提高到63 MHz。

  op37不仅具有OP07的低失调电压和漂移特性,而且速度更高、噪声更低。失调电压低至25 µV,最大漂移为0.6 µV/°C,因而该器件是精密仪器仪表应用的理想之选。极低噪声(10Hz时en=3.5nV/Hz)、低1/f噪声转折频率(2.7Hz)以及高增益(180万),能够使低电平信号得到精确的高增益放大。

  利用偏置电流消除电路,op37可实现±10nA的低输入偏置电流和7nA的失调电流。在整个军用温度范围内,它通常可以将IB和IOS分别保持在±20nA和15nA。

  输出级具有良好的负载驱动能力。±10V保证摆幅(600 Ω负载)和低输出失真使op37成为专业音频应用的绝佳选择。

  op37引脚图与优势
 


  op37功放应用案例分析

  在没有更好的测量运算放大器的情况下,实现测量放大器的最好的解决方案就是应用通用集成运算放大器中的精密集成运算放大器OP07/PO37。为了充分发挥OP07/op37的性能,要将op37/OP07的调零电路包括在测量放大器的电路之内。实际的测量放大器电路如图:

  

  为了改善集成运算放大器的电源阻抗,在没个集成运算放大器的正、负电源端,对地均接有用于旁路的2.2uf的陶瓷贴片电容器;为了能达到1~1000倍的增益可调并且是精确调节,增益调节电阻由三只不同阻值的可调电阻串联而成。

  一、元器件参数的选取和确定

  集成运算放大器选用OP07/op37,但是不同厂家生产的OP07/op37的具体参数略有不同,如MAXIM的OP07/op37就比TI的OP07/op37性能好一点。因此应将所有的OP07生产厂家的OP07技术数据全部收集起来,仔细分析,再决定采用那个厂商的OP07/op37。当然,如果没有非常特殊的要求,则所有的OP07均可以满足性能要求。

  测量放大器中所有电阻的选择方法如下。

  差动放大器的输入电阻、反馈电阻和匹配电阻均应选择0.1%的精度,如果选择1%~5%精度的电阻,则其共模抑制比将大大衰减。非常幸运的是,当时我们手头刚好有误差环为蓝环,即精度为0.2%的10K电阻,这是能够获得高共模抑制比的非常有利的条件,否则要在成百上千只误差为1%的的电阻中精选出四只容差只能达到0.1%以内的电阻。其工作量、所需要的测试仪器以及测试条件可想而知。

  信号转换电路选用的电阻的精度为1%。在设置匹配电阻时,通过精选,选择出阻值容差接近0.2%的电阻。目的就是要尽可能的确保信号变换的对称性,尽可能的减少共模噪声的混入。

  稳压电源电路选择1%精度的电阻,利用多只辅助电阻调节正、负输出电压的精度与容差。

  由于在电子设计竞赛中仅仅是制作单个样品,所以上述措施是切实可行的。但在大批量生产时,通过精选电阻的容差将是不可取的。

  二、工艺结构的确定

  这个试题对电路及其所属的连线等要求非常严格,工艺结构的好与坏直接决定着最终电路的性能。

  (1)1m连线的解决方案:按竞赛要求,从信号源到测量放大器之间用1m连线相连接。如果处理不好,则经过这1m连线后,尽管信号源一侧基本上没有什么噪声成分,而在测量放大器一侧,信号中将可能混入客观的噪声,其主要原因就是空间的电磁场在这1m连线所包围的空间内感应的噪声信号。考虑到双绞线不仅简单实用,而且抗干扰性能也非常优异,因此,本设计采用的是双绞线形式的胶质线。

  (2)集成稳压器:选择1.5A输出的LM317和LM337,以确保具有足够的散热能力和尽可能低的由于结温导致的输出电压的变化。(上一篇博文中的电源便可)

  (3)自制变压器:为了获得良好的抗电磁干扰性能,变压器采用次级绕组双静电屏蔽的方式。

  (4)自制电路板:使测量放大器和稳压电源的性能与理论值非常接近。

  将所有的电路板均固定在一块大的环氧树脂上,防止由于各种电路板的活动而造成的不必要的噪声。

  三、测量放大器的电磁兼容与电路板设计

  尽管有了测量放大器的设计电路和元器件参数,但是如果没有良好的电路板设计,也不会得到良好的测试结果。在这里,电磁兼容与电路板设计及其重要!电路板必须融入电磁兼容设计。

  首先,如果没有很好的单层电路板的电磁兼容设计经验,则应选择具有大平面地双层电路板设计,这样可以尽可能的降低接地的阻抗,尽可能地降低因接地阻抗而引起的附加噪声。

第二,良好的元器件排布。尽可能地缩短走线长度;避免输入与输出之间的有害的耦合,按电路图的结构安排集成运

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top