基于AD9898的UHF频率合成器方案
计数器、13位B计数器与双模分频器共同组成了N分频器,分频比为N=BP+A。数字鉴相器用来对R计数器和N计数器的输出相位进行比较,然后输出一个与二者相位误差成正比的误差电压。该电压经外部滤波器滤波后可控制外接VCO,从而构成一个完整的频率合成器。其输出频率为:
其中,fREFIN为参考频率。
环路滤波器是锁相环电路中很重要的一个部分,它的性能好坏直接关系到锁相输出的相位噪声和杂散指标。设计时仍然可使用AD公司提供的PLL仿真软件ADLsimPLL来生成。其各项参数设置为:输出频率为1~2 GHz。鉴相频率为5 MHz,使用有源滤波,放大器输出电压范围为-15~+15V。该设置可以满足后级电路VCO的控制要求。其环路滤波器仿真电路如图4所示。
压控振荡器芯片可根据系统带宽等要求选用Z-com公司的V585MFA8,该器件的主要技术指标如表1所列。
注意到VCO的工作电压为10 V。由于本实验电路使用了实验室的直流稳压源OFl722M-2。该电源可以提供0~36V的连续电压。如果使用芯片供电,整个电路需提供3.3 V、5 V、10 V、12 V等4个电压值,故可使用线性电压元件来实现,但要注意电源布局及走线。
2.4 带通滤波器设计
带通滤波器的设计方案直接影响到输出信号的质量。DDS输出信号中含有丰富的高频成份,考虑到电路规模和系统要求,本文采用常用的椭圆滤波方案,并使用三阶滤波器滤除杂散。同时使用ADS滤波器辅助设计,其具体电路如图5所示。其中,L1和L4为41 nH;Cl和C4为137 pF;L2选52 nH;L3选54 nH;C2选108 pF;C3选103 pF。
3 印刷版设计
本设计的印制板可分为两个电路板设计,即把DDS部分与锁相环部分做成一块,而把电源和参考时钟做成另一块。两块电路板采用绝缘子穿孔相连。这样可以有效降低电源部分对DDS与锁相部分的干扰。印刷板都需要大面积铺地,所有的旁路电路均应尽量靠近器件,所有的信号线尽可能的短,而且不能有90度转角。
4 结束语
本文采用AD9858和AD4360_2等高性能芯片来实现1~2GHz符合穿墙雷达系统的信号源系统设计,同时在电路布局等方面都进行了良好的设计,因而使输出信号在杂波抑制和相位噪声方面都有良好的特性。完全可以满足穿墙雷达实验系统信号源部分的设计要求。
- 一种UHF波段带通滤波器的设计(04-06)
- 机载低相位噪声X波段频率合成器的研究(06-29)
- 仿真设计X-波段频率合成器(06-30)
- 基于ADF4360-4的GPS信号源设计(08-25)
- 新型GPS信号源的设计方案(08-28)
- 于FPGA的跳频通信频率合成器设计(02-07)