微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 硬件工程师文库 > 高阻抗高CMR、±10V模拟前端信号调理电路图

高阻抗高CMR、±10V模拟前端信号调理电路图

时间:10-11 来源:ADI 点击:

局的详情,请参见指南 Tutorial MT-031、 MT-101和"高速印刷电路板布局实用指南"一文。

  

  图2. Kaiser窗口(参数 = 20)、20 kHz输入、250 kSPS采样速率下的FFT

  系统性能

  交流性能在系统级进行测试,AD7687的采样速率为250 kSPS。图2所示为5 V p-p 20 kHz输入时的FFT测试结果。图3所示为10 V DC输入时的ADC输出直方图。

  评估软件产生的结果如下:

  SNR = 85.531 dBFS (不含谐波)

  信纳比(SINAD) = 81.432 dBFS.

  SFDR = 77.403 dBFS.

  THD = –76.479 dBFS

  

  图3. 10 V DC输入时的直方图,15,000个样本

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top