微波EDA网,见证研发工程师的成长! 2025婵°倗濮烽崕鎴﹀箯閿燂拷04闂備礁鎼悧鐐哄箯閿燂拷25闂備礁鎼崰娑㈠箯閿燂拷 闂備礁鎼€氼噣宕伴幇顒婅€块柨鐕傛嫹濠电偛鐡ㄧ划锝夊箯閿燂拷
首页 > 微波射频 > 射频工程师文库 > 用MICRF009设计UHF接收器

用MICRF009设计UHF接收器

时间:11-15 来源:3721RD 点击:

(1)电源旁路电容
强烈建议采用电源旁路电容。该电容应该连接於VDDBB和VDDRF之间,其引线也应该尽可能短。为了获得最佳效果,应将电源的VSSRF与VSSBB连接,将VDDBB与VDDRF连接(也就是说,应该让带通电流流经RF返回路径)。

(2)通过优化带通滤波器提高选择性
在本地噪声较大的环境中,可以在ANT管脚和VSSRF管脚之间连接一个固定值的带通网络,以提供额外的接收机选择性和输入过载保护。最小输入配置如图9所示,该设计可以提供某些滤波及必要的过载保护功能。

(3)数据抑制
在静止期间(没有信号),输出数据(DO管脚)随噪声的大小随机突变。大多数解码器可以分辨出随机噪声和实际数据。对某些系统来说,这并不是一个问题。减少输出噪声的方法有3种∶

·通过模拟抑制提高解调器的阈值
·在没有数据的时候,通过数字抑制关闭输出
·通过输出滤波器滤除数据输出管脚的高频噪声杂波信号
最简单的方案是采取折衷的方法在CTH管脚添加一些模拟抑制,或电压抑制,这样噪声就不会触发内部比较器。

\闂備礁鎲″缁樻叏閹灐褰掑炊閵娧€鏋栭梺璺ㄥ櫐閹凤拷...
图3.CAGC管脚接口电路

\闂備礁鎲″缁樻叏閹灐褰掑炊閵娧€鏋栭梺璺ㄥ櫐閹凤拷...
图4.DO管脚接口电路

\闂備礁鎲″缁樻叏閹灐褰掑炊閵娧€鏋栭梺璺ㄥ櫐閹凤拷...
图5.REFOSC管脚接口电路

\闂備礁鎲″缁樻叏閹灐褰掑炊閵娧€鏋栭梺璺ㄥ櫐閹凤拷...
图6.SEL0/SEL1/SWEN管脚(6a),以及SHUT管脚(图6b)接口电路

\闂備礁鎲″缁樻叏閹灐褰掑炊閵娧€鏋栭梺璺ㄥ櫐閹凤拷...
图7.天线输入阻抗与IC输入阻抗的匹配

一般情况下,20mV到30mV已经足够,这可以通过在CTH管脚和VSSBB或VDDBB管脚之间连接一个几兆欧姆的电阻器来实现,具体阻值大小取决於所需的偏离极性。由於MICRF009在内部比较器输出部分的接收器AGC噪声始终是一致的(由AGC进行设定),随著噪声强度的改变,偏离抑制要求也将改变。引入抑制将降低选择性,也会减小选择范围。因此,只有引入一定数量的偏离才足以使输出保持安静。典型抑制电阻器的范围为10M-6.8M欧姆。

6、I/O管脚接口电路

对於MICRF009的不同I/O管脚,其接口电路如图2-8。为了简洁起见,图中的所有输入和输出管脚都没有标出ESD保护电路。

7、天线阻抗匹配

天线输入阻抗与IC输入阻抗的匹配非常重要。如图7及表4所示,天线的输入阻抗依赖於频率。ANT管脚可以通过图3所示的L形电流匹配为50欧姆。也就是说,在天线输入与地之间连接一个分流电感器,另一元件串联於天线的输入与ANT管脚之间。

其中,电感器的值如表4,具体取决於PCB材料、PCB厚度、接地配置,以及布线路径的长度。表中数据的具体条件是∶PCB厚度0.031〃,板材为FR4,硬性板,底层接地,布线路径很短。其中,电感采用的是MuRata 和Coilcraft公司的线绕型0603或0805表面安装电感器,当然,也可以采用任何品牌的高SRF(自激频率)线绕型电感。

三、应用实例

图8为MICRF009 UHF接收器IC的典型应用,该接收器连续工作於扫描模式,典型工作频率为315MHz,并可以通过选择适当的频率基准(Y1),以及调节天线的长度进行定制。如果采用备选输入滤波器,C4的容值也将改变。如果数据率变化1kbps,R1的阻值也必须变化。图8的物料清单见表5,图9是对应的PCB布线图。

\闂備礁鎲″缁樻叏閹灐褰掑炊閵娧€鏋栭梺璺ㄥ櫐閹凤拷...
表4.匹配用分流电感器的技术参数

\闂備礁鎲″缁樻叏閹灐褰掑炊閵娧€鏋栭梺璺ㄥ櫐閹凤拷...

表5.应用实例的物料清单
\闂備礁鎲″缁樻叏閹灐褰掑炊閵娧€鏋栭梺璺ㄥ櫐閹凤拷...
图9.通过优化带通滤波器提高选择性的最小输入配置

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top