PCB反设计系统中的探测电路
送的数由小到大递增,并测量此时电压比较器的输出,当电压比较器的输 出由1变为0时,此时的数据与VA相对应。这样可测得每个通道通路时的VA,也就是一对开关闭合时RON上的电压降。对于高精度的模拟多路开关而言,其 RON的个体差异较小,因此可把系统自动测得的VA的一半近似作为此对开关各自RON上电压降的对应数据,就是在现行温度下各模拟开关的阈值数据。
3.3 阈值电压的动态设置
利用上面测量到的阈值数据建一个表。在进行夹内测量时,根据所闭合的两个开关编号从表中取出与之对应的数据,把它们的和送D/A转换器形成阈值电压。对于笔夹测量和笔笔测量由于测量通路仅通过Ⅰ路的模拟开关,所以只需加载一个开关的阈值数据。
另外,由于电路本身(D/A转换器、电压比较器等)具有误差,且实际测量时测试夹具与被测引脚间具 有接触电阻,因此实际加载的阈值电压应在按照上述方法确定的阈值基础上再加一个修正量,以免把通路错判为断路。但增大的阈值电压会把小阻值电阻淹没,即把 两引脚间的小电阻判为通路,因此应根据实际情况合理地选择阈值电压的修正量。通过实验,本探测电路可准确判断两引脚间电阻值大于5欧姆的电阻,其精度明显 高于万用表。
4 测量结果的几种特殊情况
1. 电容的影响
当被测引脚间连的是一个电容,其应为断路关系,但开关闭合瞬间测量通路对该电容充电,两测量点间就 像通路一样,此时从电压比较器读得的测量结果为通路。对于这种由电容引起的假通路现象,可采用以下两种方法解决:适当加大测量电流以缩短充电时间,使充电 过程在读取测量结果前结束;在测量软件中加入查验真、假通路的程序段(见第5部分)。
2 电感的影响
若被测引脚之间连有电感,其应为断路关系,但由于电感的静态电阻阻抗非常小,用万用表测量的结果总 是通路的。与电容测量的情况相反,在模拟开关闭合的瞬间,由于电感存在感生电动势,这样利用探测电路采集速度快的特点反而可以对电感进行正确地判断。但是 这与电容的测量要求是矛盾的。
3 模拟开关抖动的影响
在实际测量中发现模拟开关从开启状态到闭合状态有一个稳定过程,表现为电压VA的波动,使得最初的几次测量结果不一致,为此需要对通路的结果多判断几次,待测量结果一致后再确认。
4 测量结果的确认与记录
考虑以上各种情况,为适应不同的被测对象,采用如图3所示的软件程序框图进行测量结果的确认与记录。
图3 软件程序框图
为了消除电容元件和模拟开关抖动的影响需要延长测量时间,而要消除电感元件的影响,则要利用感生电 动势在很短时间内确定,为此程序中设置了两个计数器:通路次数计数器和断路次数计数器。设置通路次数N是为了消除模拟开关闭合瞬间由于电容充电产生的假通 路影响,即当累计读得N次通路结果时,一般对电容的充电已结束,才确认被测量点间为通路。设置断路次数n是为了排除模拟开关抖动所引起的干扰,一般在连续 测得n次断路结果时表明模拟开关的抖动已经结束,才能确认为断路。但因为电感的感生电动势在模拟开关闭合瞬间最大,随后迅速下降,所以如果第一次和第二次 测量结果都为断路,则确认为断路。由于几种情况之间互相矛盾,计数器及延时的值是在权衡三种情况的基础上根据实际情况确定的。
当然,使用上述程序判断时,若被测引脚之间为一小电阻、小电感或者大电容,则还有可能误判为通路,这种问题很容易通过软件在测量结果中检查出来,若某个两引脚元件的两端在同一网络之中,则可能存在上述判断错误,确认后加以排除。
结语
本文通过对PCB通路探测电路的功能及实现原理的分析,为大规模PCB上元件引脚间通路关系的测量提供了一种新的思路。实验表明,此探测电路在测量导航软件(另文介绍)的支持下能高效、准确、完备地测量和记录PCB上各元件引脚之间的通路关系。
- Cadence 推出创新的FPGA-PCB协同设计解决方案(04-25)
- 高速PCB布线实践指南(11-01)
- PCB抄板/设计原理图制成PCB板的过程经验(02-04)
- IBIS 模型:利用 IBIS 模型研究信号完整性问题(08-08)
- 巧妙的线路板布线改善蜂窝电话的音质(11-01)
- EMC问题-接地技巧及PCB工程师注意事项(11-01)