微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 行业新闻动态 > 多核处理器技术研讨会将在清华大学召开

多核处理器技术研讨会将在清华大学召开

时间:10-29 来源:3721RD 点击:

随着云计算、物联网技术的兴起和移动互联网的广泛应用,我们将面对巨带宽数据接入和海量的数据处理。"斯诺登"事件也让更多人关注安全接入和网络的安全防护,传统的处理器架构和软件处理技术已经很难满足需求,多核技术已成为当前处理器体系架构发展的必然趋势,基于多核的并行设计应用也是未来信息处理技术的趋势。

自2007年,作为业界领先的处理器厂商,Tilera 已发布了三代处理器产品,已经广泛应用到网络/网络安全、云计算、多媒体处理等领域,受到国内外客户的好评。最新一代基于40nm工艺的GX™系列多核处理器涵盖了9核、16核、36核、72核,可以应用于各种高中低端应用场景。本次研讨会将围绕Tilera 最新 GX™系列多核处理器,重点交流Tilera GX™多核处理器的技术特性、开发环境、应用案例和解决方案,并与各位与会嘉宾共同探讨多核处理器技术的发展与挑战。在研讨会的最后,我们还特意安排了GX™多核核处理器在高速网络处理/DPI/智能网卡等网络安全领域及多媒体处理、高速存储等信息处理领域的典型应用演示,与每位与会嘉宾生动分享Tilera多核处理器技术的精彩与革新。

主题安排
14:00-14:15(15 分钟)签到
14:15-14:30(15分钟)研讨会主题及远立Megaware Service介绍 Robin Luo/Meganovo
14:30-15:30(1小时) Tilera 多核处理器介绍及应用方案讨论 Ran Gu/Tilera
1)Tilera 40Gbps性能的软件可编程无丢包数据捕获
2)Tilera 高性能入侵检测与入侵防御(IDS/IPS)
3) Tilera 网络7层深度包检测
15:30-15:45(15分钟)茶歇/Demo
15:45-16:15(30分钟) (远立 平台/解决方案讨论) Rade Zhang/Meganovo
1) Mega Hardware(网络,存储,视频平台及高性能多用途ATCA线卡)
2) Mega Middleware(视频监控及存储,智能网卡解决方案)
16:15-17:00 Demo及技术讨论

时间及交通路线
时间:2013年12月18日(周三) 下午14:00-17:00
地址:清华大学校史馆101报告厅(可直接Google/百度地图清华大学校史馆)
交通:(清华是免费停车,注意校内行车安全及停车指示,为保持教学环境贡献力量)
公共交通:地铁13号线五道口站下步行至清华东门/南门进入
自驾:从成府路清华南门(成府路 威盛大厦西侧小路进入)

报名及名单确认联系方式:
Lisa Li 010-57389080 lisali@meganovo.cn
(名额有限,我们将采用一一确认的方式,电话,传真及电邮确认均可,谢谢你的参与)
会议前可从Meganovo公司网站www.meganovo.cn及Tilera 网站www.tilera.com了解更多信息.


嘉宾介绍
Ran Gu: Tilera 亚洲区技术中心经理
Ran 负责中国地区及韩国等地区的技术及系统方案支持,管理工作,Ran 在加入Tilera 之前在国内及国际知名通信,半导体公司从事过多年的网络产品的研发及技术市场推广工作。

Rade Zhang:远立系统架构师
Rade 目前负责远立技术支持及系统方案支持工作,在加入远立之前,Rade 在国内网络及网络安全公司有超过15年研发及系统方案设计工作经验。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top