微波EDA网,见证研发工程师的成长!
首页 > 微波射频 > 新科技新产品 > 新飞思卡尔QorIQ Qonverge 宏蜂窝片上基站创业界最高性能

新飞思卡尔QorIQ Qonverge 宏蜂窝片上基站创业界最高性能

时间:03-01 来源:mwrf 点击:

2012年2月27日,西班牙巴塞罗那(世界移动通信大会)讯 - 飞思卡尔半导体公司(NYSE:FSL)首次展示其第一款基于创新的QorIQ Qonverge多模平台的大蜂窝片上基站产品。 新的QorIQ Qonverge B4860基带处理器提供的性能高于其他宏蜂窝基站SoC,同时支持LTE,LTE-Advanced和WCDMA标准。B4860单芯片解决方案提供无与伦比的吞吐量和容量,与飞思卡尔 QorIQ Qonverge小型蜂窝产品兼容,不仅有高效、高性能的内核,还提供应用特定的加速器以及最佳功率/成本比。

飞思卡尔在发布其QorIQ Qonverge小蜂窝系列一年后,又推出了B4860产品,作为共享相同架构并跨小蜂窝到大蜂窝的首个多标准产品组合。 QorIQ Qonverge软件兼容的片上基站产品组合基于一个通用的架构,在单芯片上集成了Power Architecture?微处理器,StarCore数字信号处理器和无线加速技术。该架构基于经实践检验的技术(已经部署在各种规模的基站上),支持软件重复使用,帮助客户增加其R&D投资的价值。

飞思卡尔网络与多媒体解决方案集团高级副总裁兼总经理Tom Deitrich 表示:“飞思卡尔的 QorIQ Qonverge 宏蜂窝产品能提供OEM和服务提供商所需要的性能、能源效率和成本效益,有助于满足与海啸式增长的全球无线数据相关的挑战。QorIQ Qonverge B4860 宏蜂窝基带处理器使OEM能够开发与众不同的产品,这将有利于服务提供商采用LTE,并开始部署LTE-Advanced,满足WCDMA基站处理严格的成本要求。”

B4860 宏蜂窝基带处理器采用飞思卡尔的智能集成功能和先进的28-nm处理技术,提供超过21 GHz的原始可编程性能,是计算能力的一次重大飞跃。宏蜂窝 SoC将四个双线程、64位E6500 Power Architecture内核与运行速度高达1.8 GHz 的AltiVec SIMD引擎集成。e650 内核非常适用于Layer 2、控制和传输处理,它采用经实践检验的、广泛应用的高性能增强型AltiVec向量处理单元,可大大增强Layer 2调度算法的性能。 e6500内核创下了嵌入式处理器CoreMark每瓦性能(performance-per-watt)基准测试的最高分记录。B4860还集成了6个全新的运行速率高达1.2 GHz的高性能 SC3900 StarCore FVP内核。这些技术结合起来,可为下一代基站的所有基带数据处理层提供一个平衡的、可编程架构。

 Infonetics移动基础设施和载波经济学首席分析师Stéphane Téral 表示:“飞思卡尔B4860处理器的技术令人印象深刻,它提供下一代处理内核,智能集成,并在QorIQ Qonverge系列片上基站产品上提供软件兼容性。这个新设备无疑奠定了飞思卡尔在片上基站空间性能方面的领导地位,同时能直接满足OEM和服务提供商的多种需求。”

 B4860是首批单芯片LTE基站产品之一,可支持三个20 MHz 扇区,其设计宗旨是取代当今最多可包含6个离散器件的信道卡。除了因减少部件数量而实现设计简化和板级效率提高外,与部署类似的离散解决方案相比,B4860可使成本降低4倍,功率降低3倍。这是一款市场上为数不多的、支持真正的宏基站的解决方案,能够处理从天线IQ采样到回程IP网络等广泛的业务,是遵从LTE-Advanced标准(3GPP版本10,2011年3月订立)的首批 SoC之一。它还同时支持多种接入技术(即多标准)和多模式(即LTE-A, LTE和WCDMA)标准。

推出新的StarCore SC3900 DSP技术
B4860处理器的超高性能主要归功于全新的飞思卡尔SC3900 StarCore DSP内核,它最近创下了定点 BDTIsimMark2000?基准测试的最高分记录,该测试由独立的信号处理技术分析公司伯克利设计技术公司(Berkeley Design Technology, Inc,BDTI)进行和记录。1.2 GHz速率的SC3900内核记录在册的BDTIsimMark2000性能基准测试得分为 37460  - 此分数比市场上竞争对手的DSP产品高了近2倍。(BDTIsimMark2000提供数字信号处理性能综合测试。详情请参阅www.BDTI.com 。)

飞思卡尔上一代StarCore技术的关键部分也得到了增强,其中包括32个每周期16位的MAC,增加了基带特定的指令,改进了控制代码的执行,每周期高达8个指令,一个指令中有八个数据线矢量(SIMD8 )。其他改进包括提高内存带宽,内核集群以及内核中和整个器件中硬件高速缓存的完全一致性。SC3900 FVP内核是完全可编程的,可高效、灵活地为软件可定义的无线系统实施物理层,支持现有的和下一代无线标准,包括LTE,WCDMA,TD-SCDMA,WiMAX和LTE-Advanced 。

飞思卡尔 MAPLE-B基带加速平台,除了支持FEC,FFT和UMTS 码片速率处理外,还可开发诸如并行和连续干扰抑制技术,单用户和多用户 MIMO,LTE中继和载波聚合等高级接收器算法,

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top