基于FPGA技术高频疲劳试验机控制器的设计
时间:09-30
来源:维库
点击:
5芯片的具体实现
本系统的FPGA采用Altera公司的Flex10k系列芯片。芯片利用开发软件Max+plusII将各个模块(图1虚线框部分)用VHDL语言描述并输入,由软件自动编译、综合、布局和布线,生成编程用的数据文件,加载到FPGA的配置存储单元。对FPGA芯片进行配置可有多种模式,由于本系统中有单片机,所以采用串行从模式,省掉了用一片EPROM来存储编程数据。当系统上电时,单片机自动将存在其内部的配置数据送到FPGA内部存储单元中。
这个技术基本上多运用于电路方面。
定时器 FPGA 控制器 高频疲劳试验机 单片机 相关文章:
- 一种高效率的定时器管理模块设计(06-15)
- AVR定时器的工作类型模式介绍(07-26)
- STM32之通用定时器(07-05)
- 微处理器超长启动周期中的外部看门狗管理方案(05-27)
- 看门狗管理方案设计及应用汇总(01-14)
- 一种基于FPGA的接口电路设计(11-18)