微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > MCU和DSP > 基于高速嵌入式系统的信号完整性分析

基于高速嵌入式系统的信号完整性分析

时间:03-02 来源:电子技术应用 点击:

图6是没有进行布线改善的串扰拓扑模型。通过给XEINT0_KPROW0_GPN0和XM0RNB网络发高电平脉冲,监测XDACOUT_0网络的信号波形,此时XDACOUT_0网络的串扰噪声波形如图7所示,串扰噪声达到了219.735 mV,这是难以接受的。

因此必须采取相关串扰抑制措施来改善布线,根据板子布线空间的实际情况,通过增加XDACOUT_0与相邻网络之间的间距,减少平行走线的长度,在网络XDACOUT_0和XM0RNB之间布地线进行屏蔽。经过以上措施进行改善布线后,提取的拓扑如图8所示。改善后的串扰噪声波形如图9所示。由图可知,串扰噪声只有5.5481 mV,得到了很好的抑制,满足了设计要求。图10显示了实测的视频信号波形。

本文通过介绍信号完整性理论,对串扰和反射的成因进行探讨。利用Cadence公司的软件SpecctraQuest,以基于ARM11架构的S3C6410为主处理器嵌入式系统为载体进行信号完整性仿真分析。解决了DDR SDRAM的差分时钟信号的反射问题和视频信号的串扰问题。本嵌入式系统经过实际调试后的时钟信号和视频信号满足设计要求,系统能够稳定工作。因此,在高速电路设计中,利用信号完整性理论进行仿真分析,对于指导工程实践具有重要的意义。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top