电子电路设计中EMC/EMI的模拟仿真(一)
以往的电子电路设计,工程师们多是凭借多年的开发经验在PCB制成后,在硬件调试或电子设备的整机调试过程中解决EMC的问题,这显然是一种定性不定量的、不可靠、不精确的方法。进入90年代以来,电子产品向着低功耗、低电磁辐射,小型化和轻型化的方向发展,而且要求能在复杂恶劣的环境中工作,为了尽量缩短产品的开发周期,工程师们不得不另辟新径。更理想的PCB设计流程如图1所示,在PCB设计的布局和布线阶段加入EMC/EMI的准则。例如为了减少并行信号走线间的相互串扰,可以为为规定线线之间的距离不能小于一定的值。为了减少信号的反射,使输入输出阻抗匹配,避免出现振铃现象,可以规定布线网络的几何拓扑结构,走线的长度,甚至于在信号的驱动端事输出端端接阻容器件(常用的方法有串接电阻,并接上拉、下拉或上下接电阻,也可采用箝位二极管等方法)。在PCB布局布线结束后,在制作实际电路板之前对电路设计进行EMC/EMI的分析和模拟仿真。同时依据实际电路的动态工作频率分析信号的强度、时延等特性。如果设计的PCB中含有与外部的接口,IC上外加了散热器或电路本身功耗大时,必须进一步进行电磁辐射的模拟仿真分析。对于高速电路有必要进行布线网络的TALC传输线分布参数分析。新加入的这些设计阶段的步骤,实际上是把以前硬件调试的一些工作提前到计算机的设计平台上来完成,其优越性是显而易见的。因为有IBIS和SPICE等数据库的支持,以往EMC/EMI不定量的捉摸不定的分析变为精确的与实测差别细微的计算结果,设计者根据模拟仿真的结果可以避免产品电磁兼容性差的弊病。
EDA开发厂商也渐渐注意到用户在EMC/EMI模拟仿真领域的需求,德国的INCASES公司为设计者提供了EMC/EMI模拟仿真分析的软件包EMC-WORKBENCH,成为该行业的领袖并多次主持了IEEE在EMC/EMI方面的研讨会。EMC-WORKBENCH能够满足电路设计者在电磁兼容方面的迫切需求,改进了PCB设计的流程,简化后期硬件调试中许多繁杂的工作。
IC内部布局和布线时必须充分考虑EMC的问题;众多的EPLD和FPGA软件在生成最终熔丝图之前也要分析EMC的问题;对于构成电子系统的PCB必须分析电磁兼容和电磁干扰特性,这样的设计原则正在越来越多的电路设计者中达成共识。由于有了EMC/EMI的模拟仿真使PCB的设计进入了新的时代,电子工程师们利用它可以在短期内设计出高质量高可靠性的产品。EMC/EMI模拟仿真分析的实施,必将给电路设计者和PCB制造业带来无限商机。
