微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > PCB设计学习讨论 > 关于PHY+Transformer+RJ45的layout走线布局求助

关于PHY+Transformer+RJ45的layout走线布局求助

时间:10-02 整理:3721RD 点击:
小弟在线路设计中选用的PHY是BCM54616S+PULSE的一颗Transformer+不集成变压器的RJ45,走1G的LAN,请问在layout过程中:1.变压器与PHY之间走线长度通常规定是多少?
2.变压器与RJ45之间走线长度通常规定是多少?我知道要尽量近一些,但具体的数值可不可以帮忙提供?
3.在layout过程中需要有哪些注意的地方?似乎需要将变压器到RJ45的内层挖空,既不走信号也不走POWER和GND,但具体要挖多大呢?
4.从变压器到RJ45的4组差分信号线(因为是走1G LAN,所以四组差分信号都用到了)可不可以走不同的信号层?如果可以,哪几组需要在同一层,哪几组要在不同层?
希望各位大神帮忙回答小弟疑问,小弟将不胜感激!

小编把PCB发出来再求助才好。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top