微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > PCB设计问答 > PCB设计学习讨论 > 关于DDR数据信号的匹配电阻。求助

关于DDR数据信号的匹配电阻。求助

时间:10-02 整理:3721RD 点击:
我们都知道,数据信号的传输是双向的,但是一般我们在设计的时候数据信号的匹配电阻放在DDR端,这是为什么?

不知道是不是跟DDR的频率有关呢

数据信号确实是双向的。常规设计下数据信号应该是不加串阻的。
有些情况下加串阻可能是因为DDR驱动能力不可调(或者硬件人员不会调)和调试选焊用的。
而虽然是双向,但是驱动器也有驱动能力的区别。通常DDR的驱动能力比CPU强,也就是说,在CPU发DDR收的时候,信号的过冲可能在0.2V;但DDR发CPU收的时候,信号的过冲可能到达0.6V(DDR3的过冲容限为0.4V)。
所以我们通常把匹配电阻放在DDR端,可以理解为去分掉DDR作为驱动时的一部分电压,使得过冲达标,并且抑制一部分反射。

像我们加串阻的时候要不要考虑源端反射,另外源端反射产生的原因有哪些?

加串阻的时候当然是要考虑反射的。所以这个串阻的阻值一般是22/33Ω,这跟DDR(X)以及实际芯片有关。
反射的原因只有一个,那就是阻抗不匹配。有机会的话你去查看一下IC驱动的RON值(调整驱动阻抗的)就理解了。
DDR3的驱动阻抗通常在34/40Ω,很多的CPU的驱动阻抗可调范围在16/32/40/48/60/120Ω。你懂的。

豁然开朗啊,谢谢大婶

非常好的讨论。看到都迟了
明天头条。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top