微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 电源平面与高速线

电源平面与高速线

时间:10-02 整理:3721RD 点击:
请问各位大神,有没有方法评估电源平面或者电源线对高速信号线所产生的噪音?诚心请教各位大神!

你指的是参考电源平面,然后电源平面对信号的噪声?这个你可以试试直接去看平面对线的串扰。
但是,比如拿一个1V的电源网络举例,真正会耦合的噪声是交流的东西,也就是实际上电源平面的噪声,可能是在100mV左右。100mV左右,假设串扰率是5%。就是耦合过去5mV,而5mV的噪声对于一个1V的信号来说是5‰,这个串扰你觉得怎么样?
另外,如果是信号在这个电源平面取电的话,这100mV的交流噪声直接就体现在信号上了,所以我们会去尽量优化电源本身的噪声大小。
所以你觉得,我们优化电源性能,是为了减小这100mV的噪声,还是为了减小这100mV引起的5mV的噪声?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top