微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 电源阻抗是怎么回事

电源阻抗是怎么回事

时间:10-02 整理:3721RD 点击:
对于在使用power  si 进行电源阻抗仿真时有两种,一是直接进行仿真,二是在VRm处的电源和地pin 上面添加一个虚拟阻值很小的电阻将电源和地端接在一起,对于添加电阻与不添加电阻仿真出来的阻抗,大家怎么看

仿真本来就是建模,不同的建模方式而已,关键你得知道你仿真是做什么,解决什么问题?不是看了别人那样做我也要那样做。说实在的国外文档几乎很少有在VRM端用小电阻短接的,没啥意义,只为做仿真而做仿真,不建议使用

哈哈,那个主要是没有VRM的模型,没有这个模型的话前端的阻抗就会比较高,仿真出来的结果就是前面一个是平的一个是从上往下降下来的。

PDN仿真,要不不加VRM模型,这样看到的低频时高阻,反正我们不关心。
或者给VRM加一个大电容几十几百nH这种会让不是很了解的人看的爽一点。

恩,懂了,加了电阻短接后会发现曲线基本上呈现S11的曲线轮廓,谢谢

谢谢,小编的回复,嘿嘿

在powersi提取电源S参数时通常会将端口内阻设置为0.1ohm,理解是为了阻抗匹配,减小反射。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top