微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 关于16000pin 二阶HDI设计

关于16000pin 二阶HDI设计

时间:10-02 整理:3721RD 点击:
在做一个16000pin 二阶 HDI  450*100mm,最高速率10G(SFP)——3G——148M,请问有12层比较好的层叠吗?另外,高速信号有什么需要注意的地方

阻抗控制好,10G信号通常不是过很多个过孔连接器的话通常没问题。
SFP的话注意走线长度不要太长,FR下微带线8“带状线6”。
然后就是基本的串扰规避与回流路径完整。

10G的1-2inch,3G信号比较长   有8-9inch

太短了貌似也不好,我记得SFP+损耗有上模板的,可以请SI的帮忙用软件简单跑一下

我是来点赞的!~~哈哈哈!~~

10G信号比较担心的是表层要换层到11层,相应的1-3过孔+3层引线长度+3-10层过孔+10层引线长度+10-11层过孔这部分走线长度太长,会影响信号质量,1/20波长的话,裕量就只有30mil,前面这段线的长度远远大于30mil了

不是这么算的,这不全是阻抗不连续。而且二十分之一波长只是一个最安全范围,十分之一也很安全。
你要看链路上的stub,一般PCB板上的阻抗不连续不会太夸张。

恩恩,谢谢,了解了,只是10层和3层的短引线是没有控100ohm阻抗的

一般的过孔阻抗不会特别差,尤其是微孔,基本50欧,而且长度特别短,信号感受不到。

高手    100ohm差分的共模阻抗是50ohm还是33ohm


如果两线完全没有耦合,共模阻抗时25欧姆。但是在很多情况下,共模阻抗都在30-40欧姆。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top