微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > 信号完整性分析讨论 > 请教DDR3的问题,望高手帮忙

请教DDR3的问题,望高手帮忙

时间:10-02 整理:3721RD 点击:
我的一块嵌入式板子,电源等问题已经排除。DDR3的时钟DDR_clk 600+M时系统崩溃,且必现,调整到400+M时系统稳定工作,LAYout各项等长都做的很好,电源分割等和DEMO板都一样,但是刻就是出问题,这个怎么破,还可以从哪里调呢?
我为这个问题困惑很久,求大牛讲解。

降频信号可以运行通常都是信号完整性问题。可以调整一下ODT或者output independent看看。

小编的方法我试了下,现在不出问题了。
谢谢。

我们的现在的一块6455 的板子DDR2始终数据读不进来是什么原因,等高手解决,还有就是EMIF在100M时就会出现乱码,怎么解决

能描述的更清楚点吗?做了哪些调试和测试?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top