12bit SARADC 讨论
metal finger capl 可是很准的电容。
不行,有寄生电容,精度不高,用电阻实现12bit精度有希望吗?
metal 距离和oxide 是工艺里面控制最好的。不会比电阻 matching 差
用7+5结构。
quite difficult, better to have calibration
depends heavily on how you lay the caps out.
电荷再分布结构,用4+8结构,然后对中间电容进行修调。
另外,你设计12位就想得到12位是不可能的。
得到11.5位都是顶破大天了!
电容精度比电阻高~相对值
可以分段实现
电容的匹配要好于电阻
學到了一點知識我也是做12b的
用poly電阻要做到12bit有點困難
capacitor mismatch error cancellation technique for a successive approximation a/d converter
这论文的方法可行不?
用fringe cap 能做到12bits 的,不过layout 要花大工夫,控制好电容的寄生.
要简单点 可以参考如下paper,很好很简单的校正就可以了。
Split capacitor DAC mismatch calibration in successive approximation ADC
IEEE 2009 Custom Intergrated Circuits Conference (CICC)
10位的好做吗?
以現今的製程與文獻上的量測結果來看
電容的match無法做到12-bit
所以SAR ADC要做到12-bit
可能必須朝向calibration了
我也感觉,电阻到9,电容到10差不多,12应该要引入矫正算法了。
ALLEN书上提到的SAR矫正好像很久了,当前比较流行什么calibration方法?
你们中间的缩放电容Cs怎么和其它电容matching?
设计12位能得到11.5位就顶破天了,经验从何而来?
不靠calibration, 不管是用 Cap, 還是poly resistor, 12-bit SAR ADC 的良率, 以DNL<1LSB, INL<2LSB 來看, 很難超過70%. 光FT量產測試要實現 true 12bit 的量測環境就很困難了!
学习了…………
不好实现,我目前做了一个CDAC+RDAC的12位SAR-ADC,最好做到有效位11位。关键是有功耗、采样率的限制。
12 bits 很難!
not easy to design !