微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 全差分SAR ADC的基准电压Vref的buffer的噪声怎么考虑?

全差分SAR ADC的基准电压Vref的buffer的噪声怎么考虑?

时间:10-02 整理:3721RD 点击:
请教给位大神:
如题,在设计一个12bit SAR ADC时, 内部DAC采用的是全差分分段式电容阵列结构,假设FS=1V,怎么要求VrefBuffer的噪声水平? rms噪声需要满足什么要求?
逐次逼近的开关动作是否有过采样的效果?
有没有相关论文可以推荐一下、谢谢。

我觉得你说的buffer噪声可以等效到比较器输入端噪声,热噪声、比较器噪声等是相互独立的,所以能量可以相加,他们的能量和要小于量化噪声,如果单独考虑buffer噪声的话,起码应该限制在量化噪声以内,考虑到比较器也贡献噪声,这个噪声应该越小越好。

谢谢您的回复。
比如12bit的ADC,每次转换有12次比较,每次比较基准电压Vref的输出噪声Vn是按照怎样的比例等效到比较器输入端的。
请您仔细考虑内部DAC采用全差分电容整列结构,分析一下Vn是否在每次转换都会叠加。

在matlab 里建个摸就知道啊。

要是能把模型建出来,自然就会分析了。

你想象一下噪声在每次比较器翻转的时候是怎么引入了就可以建模了啊。

持续关注中

learning !

全差分SAR ADC的基准电压Vref的buffer的噪声怎么考虑

请问小编弄清楚了这个问题吗?参考噪声怎么等效到比较器输入端的?能否解答下。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top