微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 求助 带隙基准PSRR的提高方法

求助 带隙基准PSRR的提高方法

时间:10-02 整理:3721RD 点击:
我想在提高10KHZ时基准的PSRR值,将运放改为套筒结构以提高开环增益来提高基准的PSRR,结果旨只在低频范围内改变,在1K于10K频率时PSRR几乎不变,我想将提高10KHZ时PSRR提高到-75dB,请教该如何修改电路.

基准电路图


原始PSRR


运放改为套筒后的PSRR

提高BGR的PSRR的相关paper较多,找几篇IEEE论文看看或许对你有帮助

减少w/l。

看不见…………

can not seeing

环路增益只能改变低频PSR,要改高频的要么改环路带宽,要么用前馈通路

为什么呢?能说的详细一点吗?

一般情况下,纹波是在主通路走的,增加了环路增益,必然会减小环路带宽,而PSR从低频到3dB带宽保持不变,到3dB带宽之后就会以20dB/10倍频恶化

为什么到3dB带宽之后就会以20dB/10倍频恶化?小弟太菜了,还要麻烦您一下,或者您说那里有将这些我自己看看,自己对这个比较模糊系那个弄懂呢,先谢谢您了

你这个结构的BG的PSRR与运放的dc gain 和3dB带宽有关,在不改变dc增益的情况下增大运放带宽,应该可以改善。

套筒运放只增加了低频增益,所以相应pssr在低频提高,但是同样-3db点下降,所以中频部分psrr没改善。上面说的比较清楚了,增加运放带宽或者前馈。原理上是这样,但具体设计不容易

遇到了相似的问题,学习了!

相对来说这里应该是提高BGR的PSRR回答比较清楚的了

对于带隙基准增大运放的增益可以提高低频的电源抑制比,增大运放的带宽可以增大带隙基准的高频段的电源抑制比。在电压模的带隙基准中还可以通过将运放的电源抑制比设为1来达到提高带隙基准的电源抑制比的目的。

加pre-regulator

学习了。

加一级pre-regulation,psrr轻松上去

学习啦

遇到类似问题,学习了。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top