讨论12bit 180M pipeline adc的成功流片经验
你需要做到什么指标,功耗,面积等等,没有这些条件,随便做一个,不难。
难啊,反正我是做不到,^_^
不做caliberation比较难做好的
1.2V的power supply,不得不把capacitor取大
但是速度又不够,开始把power dissipation增大,应该代价不小了
呵呵,一开始就要好好做做trade off
个人觉得无论你怎么做要达到12bit 180MSPS 都不是很简单的问题吧。看到有人做过200MSPS 10bit 的, 但是小编的这个目标 还是要难的多, 不知道二楼的怎么能轻易做到?
不考虑mismatch,不考虑noise,还差不多,呵呵
opamp不好做! 電流不小, gain及BW都要大
看了看Maxim和ADI的产品
这样一个ADC 就卖30几dollar
而且全是1.8V以上的power
所以怀疑target是否现实
正确
最后一位说的有道理,考虑到电压太低的问题,可以将电压调整到2.5v试试,感觉差不多,问问各位,有谁流片过160M以上的经验?
calibration
这里有谁研究过calibration?好像流片验证过的就是清华的那个13bit5M的adc吧
里面的学问挺多的。我佩服。我看不懂,我跟着走好了
收下了,谢谢
1。2v下光开关就是个问题啊
很不错的东西啊
后生可畏啊
。
1.2V下,算下你的LSB,可能都没有噪声小!
还有180Ms/S,即使做出来,测试还应该是个不小的问题!
我还以为有人做出来了,准备顶一下呢!
嘿,谁要做出来了,我私人就找他买
好,谢谢!
~~~~~~~~~~~~~~~~~
对于Calibration, 要看用在哪个领域。如果是终端设备,通常可以上电的时候Calibration,这个要相对简单。如果是用在基站,需要OnlineCalibration,这个需要比较复杂的信号处理方法。
对于ADC本身的电路,在013下,180MHz不是一个很高的门槛。问题是在12bit下,提供90MHz的有效带宽,这个不仅仅和采样电路,运放,匹配相关,最更重要的是跟采样时钟的Jitter相关。
祝你好运。
国内都做到这个指标了 我想问一下
是做12b 180m的容易些
还是做14b 频率低一些的容易些
相当难实现的一个目标(如果要流片)
标准好高啊
使用pipleline结构吗
很难做
budonga
哎,佩服啊,太厉害了
正在做一个10bit,100M的问题都还很多。看到小编的指标我很惭愧。
you can not do it without calibration ,also, the process is the problem, maybe 0.18um CMOS is the only choice for this budget
也不是不可能,第一级使劲堆电流,出4b,后边照做
时隔多年,各位能否show一下自己的指标?已商用的更举四肢欢迎