微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 请教小数杂散的问题

请教小数杂散的问题

时间:10-02 整理:3721RD 点击:
一个N.a分频的fractional PLL, 理论上小数杂散出现的位置应该在a*Fref以及整数倍的频偏处,但是实际测量中,10MHz的参考频率,0.3的小数分频比,杂散不仅3Mhz有,1M/2M/4M处也存在.各位能不能帮忙分析下出现这种情形可能的原因啊

跟你的测试环境和电路设置有问题

可以稍微展开点么

几阶DSM?

一阶sdm

你的fractional PLL还有其他工作频率存在吗,比如校正

参考10M 输出100M别的没有啊校正是啥意思?

如果有calibrition模块可能也有额外的工作频率。你的bw设计在多少?如果变化bw,spur的变化情况怎么样

小编,你知道原因了么?我这边是40M的参考频率,在10M,20M和30M都有杂散,不知为何?

持续关注这个问题,我也碰到了带内毛刺的问题



你那个相噪图我看过,整数分频的,带内理论上不应该有spur,应该是电源或者衬底噪声耦合的原因,不知道你的pfd和dco是分别供电还是供电源,数字跟模拟部分的隔离怎么样

PFD和DCO是同一个电源。我也在寻找原因,还不太清楚。谢谢你提供的思考方向,我再看看

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top