微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 关于折叠共源共栅放大器设计中遇到的问题

关于折叠共源共栅放大器设计中遇到的问题

时间:10-02 整理:3721RD 点击:
注意一下你的共模输入电平和电流源的驱动电压

个人认为,调整一下你的P偏置管的尺寸以及偏置电压,应该会解决你的问题的。

看看

可以考虑偏置电压!

个人感觉,应当是静态工作点的问题,也就是偏置的问题。

先看直流偏置是否合理,各个管子饱和电压大小,是否处在饱和区。我觉得很可能是尾电流管尺寸太大,而输入差分对尺寸过小

先帮LZ顶一下了

可能是你没有做cmfb,有时候没有cmfb时,有些管子就偏离饱和区

先顶一下

调整输入管尺寸(减小),增加尾电流管的尺寸。

应该是工作点不合理吧

从目前提供的信息来看,还不能判定什么。
另外
1,电源VDD电压多少?
2,虽然现在P输入管取值比先前大了很多,现在的W/L是多少?
现在的取值虽然大,但未必不合理。
3,尾电流多少?
4,共模输入电压是多少?

你设置的偏置中,P管共栅管的偏置电压可能设的太高了.这样的话,他就把P电流源管的VDS压的过小了

直流偏置是关键.

xue xi zhong

大家回答了这么多了,学习了,这里再补充一点点滴O(∩_∩)O
进行Fold-Cascode OPA设计时,先设计好偏置电路,然后把偏置电路加入到折叠运放中一起进行调试仿真,严格按照电流的比例关系(不超过五倍最好),进行调节折叠运放的W/L就很容易解决了,偏置和运放部分一定一起仿真

haodongxi

正好在做zhe

学习ing

红酒故事请关注中国糖酒门户www.cntjmh.cn

Assume you are not a beginner and suppose you should be familiar with basic concept already. That is to say it is impossible you make such a low level errors such as Vdsat, bias, current ratio etc. However, please note that if your OPA is a fully differential type, please pay attention to both the input and output common mode voltage when you doing simulation. That is to say, you have to take care both input and output CMFB if you have resistive feedback.

我和小编 同样的问题啊!
工艺.18。vdd=1.8v
我偏置从上到下4个偏置分别为
1.2
0.95
0.85
0.6
各位 这样子行吗、。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top