微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微波和射频技术 > RFIC设计学习交流 > 请教一个运放的建立时间问题

请教一个运放的建立时间问题

时间:10-02 整理:3721RD 点击:

小的最近在研究一个运放的建立时间问题,把图中的运放接成跟随器结构,然后看它阶跃响应的建立时间,根据公式Ts=(n+1)ln2/GB来估算的,另外ALLEN书上539页也给了个跟随器建立时间的公式Ts=(1.3863N+1.67)/GB.有三个问题想请教一下.
1.这里的GB是不是输入阶跃信号第2个状态时对应的GB,比如输入信号是0到1的阶跃,那么就应该是1V时对应的GB.
2.不知道这些公式对应的输入信号都是从0到1的阶跃信号吗,如果实际电路中是从0到2的变化过程,是否要乘以2,书上说到此处使用了归一化的电压,不是很理解.
3.在实际的仿真中,我给的激励信号是超过了0到1的范围,比如0到2,阶跃信号的上升时间设的1ns,但是发现仿真出来的建立时间比计算出的小很多,比如计算出的是400ns,但是仿真结果是几十ns.建立时间应该是看偏差小于1/2LSB时所经历的时间吧.不知道是我哪里理解错了还是仿真方法的问题,或者和这种CLASSAB的输出结构有关,我这里给第2级的电流设的比较大,220uA左右.请高人指点啊,小弟不胜感激.

1# goat_xdg

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top