请教--目前SC Delta-Sigma MOD 做到何程度?BW=6MHZ 、ENOB=16BIT值得作吗?
也许是我孤陋寡闻,SC DSM能做到这么高速吗?
有没算过,需要多少order 和OSR 要多大?
是不是很现实?
Delta-Sigma
做16比特的?!难道是我土了。
08年的isscc,小编可以看看做个参考
A Noise-Coupled Time-interleaved SD ADC with 4.2MHz BW, -98dB THO, and 79dB SNOR
A l00mW 10MHz-BW CT SD Modulator with 87dB DR and -91 dBc IMD .
A 65nm CMOS CT SD Modulator with 81dB DR and 8MHz BW Auto-Tuned by Pulse Injection
真诚谢大家的指点,这方面作的不多所以不知道水有多深?但总想试试高速的。但发现CT的Jitter和DT 的Thermol-noise很难搞定啊,思考了好久好久,感觉都快要无解了?特别是DT要16比特,CS电容估计不小,这样OP几乎就要崩溃了呀?
真诚希望大家多多指点!
你们导师拍拍脑子想出来的spec?
6MHz 16b enob好像没有什么系统要求这样的
CT 比较容易做到, 最多自己再作一个ps 级别的LC PLL
说得对啊!大哥
还希望大哥指条道,啥样的SPEC比较合理,小弟多谢了。
作 2-4MHz 14b enob (ADSL or mobile TV)
或者20MHz 10-11b enob (WLAN 802.11n)
或者30MHz 12b enob (VDSL)
这些都是有实际用途的
谢谢,大哥
在这么高的速度下做16bit,可不是仿真仿仿的,实际芯片出来有14bit就不错了!
支持楼上的观点,OTA的寄生电容等很难控制,所以流片测试的才是硬道理。