FPGA供电的电磁干扰问题
时间:10-02
整理:3721RD
点击:
大家好,我目前要更换一块PCB上的FPGA,想请教下FPGA供电的问题。
FPGA选择的是XILINX的V5lx110,需要的电压有3.3V、1V和2.5V。
我使用webench生成的一种方案,输入是4V,给出的方案是LMZ10500输出2.5V,TPS54719输出1V,TPS54618输出3.3V。
我的问题是:
1.给的方案选用的DCDC和电源模块,最高的开关频率为1.9MHz,这个会对电路板产生电磁干扰吗(以前FPGA供电用的是LDO)?电路板上还有几块DSP,AD芯片还有一部分解调信号的模拟电路。
2.webench生成了TPS54719和TPS54618的PCB文件,我在布局布线的时候也要完全按照着来吗?LMZ10500部分没有生成PCB,是不是说这部分PCB布线一般不会有影响,可以根据自己的经验来?
请大家指点下,非常感谢!
亲;只要PCB严格分线走线,每路不共用电源线,输入输出不交在一起,强弱不混就不会有大问题。
您好,三个电源模块的输入都用的4v,这属于共用电源线吗? 输入输出不交在一起是说电源的输入输出布线时要离的远点吗?分线走线和强弱不混指的什么? 谢谢!
1)对于共用4V;用高容量电容退耦就可以了。
2)可以近,但不能互联。
3)包括地在能,走电源电流的线为强电,走信号的线为弱电。
4)是的,必须清晰。
好的,非常感谢!