微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI电源管理交流 > 节约电能的降压IC及方案?

节约电能的降压IC及方案?

时间:10-02 整理:3721RD 点击:

采用6V锂电供电,降压到3.0V,模块最大耗电量不超过100mA,休眠状态1.6uA。锂电没有设计充电电路的想法, 一次性使用,需要尽可能的提高电源的利用效率,延长电池使用寿命和时间。

在TI网站,查询到以下两个IC:

1.LDO-LQ3990,正常工作无负载,自身功耗43~80uA;正常工作带负载,自身功耗65~120uA;1年自身消耗电量8760h*0.12mA 约1050mA;

2.DC-DC-TPS62242,静态功耗分三种情况,15uA、18.5uA、3.5mA;1年自身消耗电量8760h*3.5mA超30000mA;

请TI技术人员及众网友,帮忙确认以下两个问题:

1.对于这两个IC参数,个人的解读是否正确,如有偏差请指出。

2.如果有更好的IC方案,请多指导。

谢谢 !

如果要提高电源的利用率,建议使用第二种方案,从你的计算公式来看的话,好像是第二种比较耗电,但是你是按照最大静态电流来算的,在实际应用当中我们只要将TPS62242的mode引脚接地的话就做可以做到15uA, 所以功耗来看的话,第二种方案低了很多,这颗芯片的效率也非常高,在100mA时候都在90%左右,所以选这颗芯片应该没什么问题。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top