微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 硬件电路设计 > TI模拟硬件电路设计 > jitter/skew较小的时钟buffer

jitter/skew较小的时钟buffer

时间:10-02 整理:3721RD 点击:

需要1驱8的时钟buffer,用于AD/DA,需要skew和jitter都尽量小,时钟频率大概300M左右,有推荐的吗,谢谢了。

http://www.ti.com.cn/lsds/ti_zh/clock-and-timing/fanout-buffers-products.page#p441=8

这是链接,自己选

TI 的逻辑电路中 74AUP 系列算是最高频率了, 标称可达 260MHz., 评估一下, 不能保证一定没用问题.

看你是什么电平了。LVDS的可以用CDCLVD1208,LVPECL的可以用CDCLVP1208.都是1:8的buffer

需要和你确认几个问题,以便帮你选型,你是需要差分输入,单端输入?输入电平是CML,LVPECL,LVDS或者LVCMOS?供电电压多大?以及需要几个通道的?

比如CDCLVD2108这款1:8 fanout器件,就是一款双通道的 1:8 Differential Buffer,输出为LVDS电平,输入为LVDS, LVPECL,或LVCMOS都可。

http://www.ti.com/lit/ds/symlink/cdclvd2108.pdf

谢谢耐心和详细的回答。

我需要差分输入,电平是LVDS,供电电压2.5或者3.3都可,8通道输出。目前我选了LMK01010这个器件,jitter和skew都很小,这个输入时ac耦合,应该支持lvds输入吧。

LMK0101是支持LVDS,LVPECL或者LVCMOS输入的。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top